共查询到10条相似文献,搜索用时 93 毫秒
1.
针对现有符号定时恢复实现算法难以兼顾大吞吐量、高收敛精度和强抗定时误差算法能力的问题,提出一种联合重采样的高速并行定时恢复算法,利用双反馈环实现定时频偏和定时相偏的纠正。在设计并行重采样时,提出并行数控振荡器的实现方式以及利用使能排序和移位寄存器的方式来实现数据重排序。在进行定时恢复环路设计时,分析并推导O&M定时误差估计算法的并行实现结构,在对定时相/频偏纠正原理分析的基础上提出环路纠正的设计方法和实现结构。FPGA实测结果表明,所提算法能够实现最高64APSK调制信号4~16倍任意倍符号率的符号定时恢复,且与理想信号的误差向量幅度(EVM)在4%以内,满足宽带卫星通信需求。 相似文献
2.
一种改进的定时误差检测算法 总被引:1,自引:0,他引:1
定时恢复环路是数字接收机同步模块的一个重要组成部分,Gardner算法以实现结构简单,不敏感于载波相位,独立于调制方式等优点作为定时误差检测算法广泛应用于数字接收机的定时恢复环路中。鉴于Gardner算法在数字接收机定时同步中的广泛应用,并通过比较Gardner算法及其改进算法的定时抖动和捕获性能,研究了一种改进的Gardner定时误差检测算法。仿真结果表明,该算法对于MPSK恒包络的调制信号定时抖动性能有很明显的改善,并且在小滚降因子下改善仍然成立,但是对于16QAM非恒包络的调制信号改善不理想。 相似文献
3.
QPSK调制解调中的Gardner定时恢复算法研究与性能分析 总被引:1,自引:0,他引:1
该文对采用GAD算法的QPSK调制解调系统中的全数字的定时恢复环路进行研究和仿真分析。环路由内插 滤波器,GAD定时误差检测算法,环路滤波器,定时NCO等几个部分组成,对各个部分进行分析并介绍实现方法。构建了定时 环路的仿真模型,并且对整个定时环路的仿真得到其误码率曲线只比理论曲线下降不到1个dB。 相似文献
4.
5.
6.
7.
全数字接收机平方定时恢复环路 总被引:1,自引:0,他引:1
本文着重研究全数字接收机中定时恢复环路的设计.该环路由内插滤波器,预滤波器,平方定时误差检测,环路滤波和定时控制单元组成,仿真结果表明.通过预滤波明显减小了定时抖动,该算法可以达到较好的性能,井由单片FPGA实现,该芯片已成功用于QM全数字接收机中。 相似文献
8.
为使现有遥测脉冲编码调制/调频(PCM/FM)系统中的定时同步环路可直接用于多符号检测(MSD),从而降低系统的复杂度,提出了一种适用于遥测PCM/FM MSD的位同步算法。该算法采用MSD的似然比作为定时估计的统计变量,据此可直接利用传统PCM/FM限幅鉴频接收机中的定时同步环路来实现位同步。与传统的基于“迟早门”的MSD位同步算法相比,所提算法节省了一个MSD支路的运算,极大降低了接收机存储和计算资源。此外,所提算法采用Gardner算法作为定时误差检测单元,便于高速实现;所提算法的定时估计误差的归一化方差在低信噪比区仍小于0.01,满足遥测接收机的要求,且误比特率(BER)性能与理想同步情况相比,几乎没有损失。 相似文献
9.