首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
针对超短波电台对频率合成器所提出的指标要求,设计了合成器的实现方案,并依据方案软硬结合实现了一套频率合成器.方案中采用了基于∑-△调制的小数分频技术,既实现了很小的频率分辨率又消除了因小数分频而引起的杂散.实验结果表明,其杂散小于-70 dBc,锁定时间小于150μs,频率间隔为25 kHz.这些性能可以满足超短波跳频电台的指标要求.  相似文献   

2.
在此介绍了小数分频锁相频率合成器的相关理论。设计一个带宽为580 MHz、杂散抑制度≤-60 d Bc、相位噪声≤-85 d Bc/Hz@10 k Hz的C频段宽带低杂散频率合成器。利用双环锁相频率合成技术和小数分频锁相技术,实现了宽带、低杂散的锁相频率合成器的设计。最后经过测试近端杂散指标≤-60 d Bc,远端杂散指标≤-70 d Bc,偏移10 k Hz的相位噪声为-89.95 d Bc/Hz,技术指标都优于设计要求。  相似文献   

3.
针对小数分频锁相的整数边带杂散问题提出了一种基于双环系统的细步进频率合成方法。根据变参考抑制小数分频整数边带杂散的工作原理,采用一级整数分频锁相环与一级小数分频锁相环级联的方法共同构成细步进频率合成系统,通过软件算法调整第一级锁相环的N分频值和M参数,最终实现全频段杂散指标最优。结果表明,根据该方法设计的宽带(带宽为4~8 GHz)、细步进(1 kHz)的频率合成器,其实测杂散优于75 dBc,相位噪声在1 kHz处优于-96 dBc/Hz,跳频时间小于47 μs  相似文献   

4.
从小数分频频率合成器中小数杂散的产生入手,分析了高阶数字∑-△调制对量化噪声的高通整型特性,从而有效地解决了小数分频锁相环的杂散问题。最后用硬件电路实现了基于∑-△调制的小数分频频率合成器,频率范围为2400-2510MHz,频率步进125kHz,在偏离主频1kHz时相位噪声优于-99dBc/Hz,换频时间小于100μs。证明了该频率合成器是一种简单实用、高性价比的频率合成器。  相似文献   

5.
吴永欣  张建立 《无线电工程》2005,35(3):53-55,58
从小数分频频率合成器中小数杂散的产生入手,分析了高阶数字∑-△调制对量化噪声的高通整型特性,从而有效地解决了小数分频锁相环的杂散问题。最后用硬件电路实现了基于∑-△调制的小数分频频率合成器,频率范围为2400~2510MHz,频率步进125kHz,在偏离主频1kHz时相位噪声优于-99dBc/Hz,换频时间小于100Fs。证明了该频率合成器是一种简单实用、高性价比的频率合成器。  相似文献   

6.
徐建斌 《信息通信》2009,(4):48-50,63
本文针对短波电台对频率合成器所提出的指标要求,设计了合成器的实现方案,并依据方案软硬结合实现了一套频率合成器.实验结果表明,其频率分辨率可达100Hz,频率误差小于30Hz,杂散小于-70dBc,可满足短波电台的指标要求.  相似文献   

7.
Σ-Δ调制技术在频率合成中的应用   总被引:3,自引:0,他引:3  
本文介绍了采用Σ-Δ调制技术的小数分频PLL频率合成器.为了提高分频信号的质量和减少小数分频器的小数杂散,我们采用了高阶Σ-Δ调制技术原理.本文还提出了采用这种原理的具体电路实现方式.  相似文献   

8.
小数分频技术解决了锁相环频率合成器中鉴相频率和输出频率分辨率的矛盾。但一般的小数分频技术引入了严重的小数杂散问题。因为△-∑调制技术对噪声具有整形的作用,把∑-△调制技术应用在小数分频频率合成器中,与传统的PLL(锁相环)频率合成器相比具有明显的优越性,他可以提供很宽的频率范围、极高的频率分辨率、较低的单边带相位噪声以及良好的杂散性能。  相似文献   

9.
小数分频技术解决了锁相环频率合成器中鉴相频率和输出频率分辨率的矛盾。但一般的小数分频技术引入了严重的小数杂散问题。因为Δ-Σ调制技术对噪声具有整形的作用,把Σ-Δ调制技术应用在小数分频频率合成器中,与传统的PLL(锁相环)频率合成器相比具有明显的优越性,他可以提供很宽的频率范围、极高的频率分辨率、较低的单边带相位噪声以及良好的杂散性能。  相似文献   

10.
小数分频是实现高分辨率低噪声频率合成器的主要技术手段。在分析了小数频率合成以及杂散抑制技术的基础上,采用高阶Σ-Δ调制技术可以将量化噪声功率的绝大部分移到信号频带之外,从而可通过滤波有效抑制噪声。仿真结果表明,该高阶数字Σ-Δ调制可以很好地抑制小数分频频率合成器中的杂散问题,具有很高的实用性。  相似文献   

11.
胡坤 《通信技术》2009,42(3):81-83
通过对部件相位噪声性能的分析,进行结构指数最大化设计,得到最简总体结构设计。利用混频互调分量分析,避开各级混频组合干扰,得到系统各级结构的频率方案设计。利用DDS器件的结构优势对频率合成器结构进行优化,进一步简化设计结构。根据相位噪声性能的分析结果,进行环路滤波器设计,消除参数设计中的随意性,保证设计过程中系统的相位噪声性能。  相似文献   

12.
杂散抑制是PLL频率合成器的几个关键指标之一。在实际设计中,杂散的输出种类比较多,产生的原因也各不一样,但是它们中的大多数并不常见。首先从杂散的基本概念出发,详细地介绍了PLL的各种杂散类型以及产生原因,然后根据不同的起因提出了相应的工程解决方法,最后给出了相应的工程案例,为正在进行PLL设计的射频工程师们提供一个较好的参考作用。  相似文献   

13.
C频段频率合成器设计   总被引:1,自引:0,他引:1  
DDS与PLL的组合方式通常有两种,PLL内插DDS和DDS激励PLL的组合方式。本文充分利用了这两种方式的优点,实现了一种能完全覆盖C频段的宽带低相位噪声频率合成源设计。首先在理论分析的基础上给出了设计方案,然后对其可行性进行了论证,最后用实验结果证明了该方案的正确性。  相似文献   

14.
王磊  刘振兴 《信息通信》2009,(3):11-13,16
直接数字合成(DDS)是近年发展起来的一种新型合成技术.有频率分辨率高.转换时间短.相位噪声低等特点.与锁相合成技术IPLL)配合.可以设计出频带宽.分辨率高的频率合成器.本文介绍了一种DDS+PLL的混合结构.实现了一个高稳定度的锁相频率合成系统.  相似文献   

15.
主要介绍了一种由DDS+PLL方案实现的短波频率综合器的设计过程,对整体方案和主要电路设计都进行了较为详细的阐述,并最终对关心的指标进行了实际测试,使该综合器具备了步进小、频带宽、相位噪声低、杂散抑制高等特点,达到了预期的效果,为今后短波频率综合器的发展提供了一些可以借鉴的经验。  相似文献   

16.
郭奇 《通信对抗》2007,(2):62-64
在分析常规数字锁相环路基础上,利用数字锁相混频环电路实现了C波段快速低相噪宽带频率合成器的设计,并进行了理论分析。给出的研制模块的指标测试结果,验证了理论分析的正确性。  相似文献   

17.
本文报道了一种电流模式高频CMOS锁相环,该锁相环由鉴相器、低通滤波器及电流控制高频振荡器组成。采用2μm工艺参数,用PSPICE(LEVELⅡ)进行模拟表明,该电路能在17MHz ̄50MHz的频率范围内工作。  相似文献   

18.
马令坤  高森  张震强 《现代雷达》2007,29(10):75-79
DDS频率合成器由于其固有的数字特征,使得输出信号中存在大量的杂散,杂散的抑制一般通过输出端的低通或带通滤波器来进行,但效果较差。PLL具有良好的窄带和跟踪特性,文中提出了基于PLL的窄带滤波器杂散抑制方法。利用ALTERA公司Dspbuilder工具箱实现的DDS进行仿真,通过输出信噪比的比较,验证了该法的正确性。  相似文献   

19.
结合数字式频率合成器(DDS)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标.该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/Hz@10 kHz,杂散优于-73 dBc,频率转换速度为520 μs.  相似文献   

20.
介绍了一种采用锁相环稳频技术的频率调制型数据传输模块,简要说明了电路的工作原理、设计考虑和实现.该模块结构紧凑,电路性能优良,输出功率、频率、频偏稳定,工作可靠.最后提供了模块的测试数据.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号