首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到15条相似文献,搜索用时 125 毫秒
1.
介绍了以软件无线电技术为基础,构想一种高效的软件化全数字信道化发射机的基本原理和实现方法。基于多速率数字信号处理中的内插理论,结合多相滤波技术建立该发射机的数学模型,并进行多路信号发射的多相滤波器组的设计和计算机仿真,最后开展了以现场可编程门阵列(FPGA)芯片作为数字信号处理单元和基于高速PCI标准总线通信卡结构的信道化发射机的通用硬件平台的研制,结果表明该信道化发射机的设计方案是可行的。  相似文献   

2.
软件无线电信道化发射机及其FPGA实现   总被引:1,自引:0,他引:1  
首先建立了信道化软件无线电发射机数学模型,并对该模型进行了算法优化,在对现行的硬件实现方案比较分析后,提出了用FPGA(现场可编程门阵列)实现该发射机结构的简单有效方法,用Altera公司的仿真软件QUARTUSⅡ4.0和IP Core对其实现进行了仿真,比较发现该仿真结果与MATLAB给出的理论仿真结果一致.这种信道化发射机能同时发射整个处理带宽内所有信道上的信号,具有很高的运算效率,且结构简单,可行性强.  相似文献   

3.
发射机     
0603819 软件无线电信道化发射机及其FPGA实现[刊,中]/李倩//电子工程师.-2005,31(10).-20-23(E) 首先建立了信道化软件无线电发射机数学模型, 并对该模型进行了算法优化,在对现行的硬件实现方  相似文献   

4.
为了实现对联合战术信息分发系统( JTIDS)信号的宽带接收,设计了一种基于多相滤波器的信道化接收方法。该方法通过对JTIDS的模拟信道和数字信道进行合理划分,将宽带接收转化为多个窄带接收,然后再结合多相滤波器进行跳频频点检测,以实现全概率的JTIDS信号宽带接收。给出了此信道化接收模型的现场可编程门阵列( FPGA)实现方案,并对仿真和硬件测试结果进行对比分析。仿真与FPGA测试结果表明,该接收模型可以精确实时地接收JTIDS宽带信号。  相似文献   

5.
基于多相滤波的信道化发射机研究   总被引:1,自引:1,他引:0  
周沿海 《通信技术》2012,45(4):27-30
首先根据实信号信道化发射机的实现原理,推导出了这种发射机的真实信道中心频率和信道间隔的计算公式。然后推导了抽取器和内插器的多相滤波结构,建立了基于多相滤波的实信号信道化发射机的数学模型。最后讨论了这种高效的基于多相滤波的实信号信道化发射机的可实现性,并给出了这种发射机的两例计算机仿真。仿真结果验证了前面推导出的发射机数学模型和真实信号中心频率公式的正确性。  相似文献   

6.
冉小刚  冯全源 《电讯技术》2013,53(8):1084-1087
针对软件无线电接收机对空中通信信号进行监测搜索的过程中频率分辨率与搜索速度的矛盾,在分析中频信道化技术原理的基础上,设计了一种适用于频谱监测的信道化结构,通过Simulink建模仿真验证了此种结构可以无误差地还原输入信号频谱,根据实际项目需要,利用Xilinx集成设计工具Sysgen进行快速设计并最终在FPGA中实现了八信道的信道化结构。该设计方法可以大大加快信道化接收机的硬件实现速度,具有一定的工程实际应用价值。  相似文献   

7.
侯聪 《电讯技术》2012,52(8):1345-1348
以多相滤波为基础,结合均匀滤波器组,采用50%重叠的子信道划分,提出了一种数字信道化实现方法,解决了高速实时处理与FPGA处理速度之间的矛盾,克服了信道化接收机的接收盲区.基于FPGA,提出了短波宽带数字信道化的设计思路和实现方法.仿真结果表明,该设计有较强的实用性和通用性.  相似文献   

8.
针对宽带反辐射导引头对瞬时带宽内多个威胁目标同时捕获跟踪问题,研究基于数字信道化接收机的同时到达信号检测方法。在FPGA中对数字信道化接收机所有子信道输出数据进行动态延迟缓存,然后根据双门限判别原则对缓存后的数据进行轮询检测,在脉冲上升沿时启动有效数据存储,在脉冲下降沿时根据有效子信道数量以及单个脉冲跨越子信道数量进行综合判断,识别并分离出同时到达信号。文中提出一种基于动态数据延迟控制和子信道轮询的多信号检测方法,有效节省了FPGA硬件资源,具备对100 ns量级极窄雷达脉冲信号的捕获能力,为多通道宽带数字信道化接收机的FPGA实现提供了新的方法。测试结果表明,该方法可实现800 MHz瞬时带宽内2路同时到达信号的检测分离,具有较高的工程实用价值。  相似文献   

9.
基于多相滤波的数字接收机的FPGA实现   总被引:1,自引:1,他引:0  
给出了一种基于多相滤波的数字信道化接收机的实现方法,系统的处理带宽为875MHz,解决了高速ADC与FPGA处理速度之间的矛盾。为了克服信道化接收机的接收盲区,采用信道重叠的方法,连续覆盖瞬时带宽。在信道化处理后接测频模块,可以消除虚假信号的输出和提高测频精度。整个接收机在单片FPGA中实现,能够检测同时到达的两个信号,并实时输出脉冲描述字(PDW),经FPGA时序仿真结果验证了算法模型的正确性和有效性。  相似文献   

10.
基于FPGA的信道化接收机   总被引:1,自引:0,他引:1  
针对宽带阵列侦收系统,设计一种基于FPGA的信道化接收机实现方案,并对各模块具体的实现进行了分析、设计,特别是基于FPGA的信道化模块.整个系统具有子信道频带窄、利于对信号进行精细化处理、功耗低、体积小、成本低、操作灵活以及易于扩展等特点.硬件系统测试结果验证了系统设计的有效性和可行性.  相似文献   

11.
FPGA在数字信道化接收机中的应用   总被引:2,自引:0,他引:2  
介绍了电子侦察用数字信道化接收机的设计思想,提出了FPGA具体实现结构。重点论述了采用多相滤波器实现信道化的原理和使用FPGA实现的方法,并给出了仿真结果图。为了达到实时处理的效果,FIR的FPGA实现采用查表结构,FFT的FPGA采用流水线结构和并行结构。这两种实现方式都极大地提高了运算速度,使数字信道化接收机的实时处理成为可能。此外,文中还对频率估计、检测和判决逻辑部分进行了相应的介绍。  相似文献   

12.
通道化线卡是一类特殊的POS型线卡。研究0C48POS线卡的设计与实现,给出线卡的整体设计方案。采用PM5360型链路层器件完成底层信号处理,而采用FPGA进行报文处理。重点讨论PM5360应用中的关键问题。通过设计灵活的芯片配置方案.该线卡可以适应OC48信号内低速率的OC3和OC12子层信号的灵活组合。  相似文献   

13.
基于FPGA的高速数据传输芯片控制器设计   总被引:1,自引:0,他引:1  
王玮  冯永茂  丁铁夫   《电子器件》2008,31(3):845-848
针对如何运用FPGA对高速数据传输芯片TLKl501[2]进行控制,介绍了芯片的工作方式及具体用于本系统中的每个信号接口的功能,并详细阐述了基于FPGA的高速数据传输芯片控制器的设计思路和实现方法,给出了控制器各个功能模块的工作要求和所要实现的具体功能.控制器在实际应用中达到设计要求,实际测试证明其传输速率在TLKl501[2]内部可达660 Mbit/s,满足高速数据传输要求.  相似文献   

14.
多相滤波器组信道化接收机的FPGA仿真实现   总被引:1,自引:0,他引:1  
软件无线电理论中的信道化接收机理论在多信号同时提取及降低采样率方面具有独到的优势,不仅有利于后续处理,而且还能实现工作频段的全概率接收。本文在该理论的基础上,应用AL-TERA公司DSP开发工具dspbuilder在现场可编程门阵列(FPGA)实现了一个四信道的信道化接收机,取得了良好的性能。  相似文献   

15.
毫米波发射端中频调制的实现   总被引:1,自引:0,他引:1  
通信事业的发展使得频率低端无线频谱已十分拥挤,同时对大容量、远距离、高可靠性提出较高要求,毫米波以其频段宽、空间分辨率高、干扰和截获概率低等特点被应用到各个领域。在研究毫米波发射机原理的基础上提出一种采用两次变频法的上变频设计方案,将中频70 MHz上变频至31 GHz,并利用FPGA完成了基带数字信号处理,控制AD9857实现了中频调制设计。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号