共查询到18条相似文献,搜索用时 109 毫秒
1.
2.
文章采用基于IP集成的方法设计了功能增强型的MCU,讨论了基于IP集成设计方法的几个关键问题,并给出了具体的设计实例。文章讲述的方法对于SOC系统的构建有一定的启发意义。此外,文章还涉及了在集成环境中通过门控时钟实现低功耗的设计方法。 相似文献
3.
与专业IP设计商合作将会最有效地减少巨额投资,并能充分利用合作伙伴的优质服务,从而保证走在市场的最前面,实现时间创造利润的目的。专业IP设计商专注于IP设计,能提供代工厂和IDM所没有的低功耗、高尖端IP资源,由此增加产品的市场竞争力。 相似文献
4.
5.
串行通信接口IP硬核设计与研究 总被引:1,自引:0,他引:1
串行通信接口(Serial Communication Interface,SCI)因其结构简洁、使用方便,在各类MCU、DSP和MPU芯片设计中得到广泛的应用.研究工作从串行通信接口可重用逻辑设计和深亚微米工艺下的后端设计技术两个方面着手,完成了串口 IP逻辑设计、验证和基于SMIC013工艺的后端设计,最后该IP模块被应用于某基带信号处理芯片中. 相似文献
6.
SoC设计中的IP策略 总被引:1,自引:0,他引:1
基于IP(Intellectual Property)模块的SoC(片上系统)设计使当今的集成电路设计业变得错综复杂.一个值得警觉的议题是芯片生产厂商的IP策略:如何尽快提高IP交易和可复用设计的效率.文中从记录IP的使用情况、通用接插口、IP评估和品质监测、系统级验证等方面论述了如何应对IP的挑战. 相似文献
7.
基于VerilogHDL的IP核参数化设计 总被引:3,自引:1,他引:2
指出了IP核参数化设计的重要性,分析了IP核的参数类型及相互关系.在分析基于VerilogHDL的IP核参数化设计方法及所面临困难的基础上,提出了一种附加的编译预处理方法并设计了相应的工具软件ECP.IP核由VerilogHDL和ECP扩展的语句混合编程,经ECP处理后生成VerilogHDL源文件.应用该方法后,提高了Ver-ilogHDL在描述功能、性能、结构及优化策略等参数化的复杂模型时所需要的灵活性,增强了VerilogHDL的建模能力.作为一个IP核参数化设计的实例,介绍了C*Core系统中断控制IP的参数化设计过程,给出了FPGA验证的结果. 相似文献
8.
9.
1.概述 Cadence的Virtuoso全定制设计平台是面向模拟、全定制数字、RF和存储器阵列等不同设计领域的全定制设计平台.这个平台也可以整合不同领域的IP,包括采用集成策略和方法导入数字标准单元块. 相似文献
10.
芯片设计中的IP技术 总被引:10,自引:1,他引:9
从IP开发和集成两个方面入手,重点阐述了IP的基本特征,IP的设计流程及设计中的关键技术,IP集成的一般考虑及集成的关键技术,IP模块的评估与选择等,并探讨了国内IP技术发展的一些思路。 相似文献
11.
12.
介绍了一个八位高速并行乘法器的IP设计。该乘法器的部分积产生电路采用非重叠的三位编码方式,并且改进了Wallace加法树内部的连线方式,用VHDL语言描述了整个设计,并在Altera公司EPF10K10LC84-3上实现了该乘法器。 相似文献
13.
电子政府(E-goverment,E-gov)网络架构可分为中央城域网、省域城域网、市级城域网以及县域城域网4层。以东非某国电子政府E-gov网络建设为例,系统介绍E-gov网络架构设计的综合解决方案。首先,详细介绍E-gov网络建设所涉及到的IP 数据网络设计和设备选型,无线网络和有线宽带传输中的VPN设计,以及网络安全可靠和云特性等;其次,论述E-gov系统数据中心架构设计;最后,对E-gov网络系统中的上层业务应用网络架构(UC,E-mail,VC,UP等)的设计进行阐述。 相似文献
14.
15.
IP模块设计:实例研究 总被引:3,自引:0,他引:3
设计能力和硅芯片所能提供的集成能力增长差距的扩大阻碍了片上系统的有效开发 ,为此必须提高设计人员的设计能力 ,降低产品开发周期和成本。设计的重用是提高设计能力的有效方法。文中通过实际 IP模块的设计 ,分析研究了如何开发高质量的可重用 IP模块。 相似文献
16.
17.
王向东 《电信工程技术与标准化》2006,19(8):20-23
本文通过一个具体的实例,介绍了如何规划设计一个IP城域网,包括网络的组织架构,设备的组成以及IP地址的规划分配,其中重点介绍了路由及IP地址的规划设计. 相似文献
18.
随着以IP为基础的SOC设计逐渐成为IC设计的主流,针对IP的研发和市场交易在国内越来越受到人们的重视.本文全面系统地分析了当前我国IP研发、使用、交易的现状和存在的关键问题,并展望了IP在我国的未来发展. 相似文献