首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 218 毫秒
1.
为满足某雷达信号设计要求,文中基于国产小数锁相环芯片GM4704产生7.12~9.12 GHz的信号,采用传统的PLL方式产生,低相位噪声、低杂散的频率综合器。同时,给出了设计过程并对相关的设计参数进行分析,应用相关的PLL仿真软件对环路滤波器进行仿真设计,通过实际电路测试,相位噪声达到-97 dBc/Hz@1 kHz与理论计算较接近,杂散达到-70 dB。  相似文献   

2.
罗林  孟煦  刘认  林福江 《微电子学》2017,47(1):70-73
设计了一个5.156 25 GHz低抖动、低杂散的亚采样锁相环,使用正交压控振荡器产生4路等相位间隔时钟。分析了电荷泵的杂散理论,使用差分缓冲器和互补开关对实现了低杂散。使用Dummy采样器和隔断缓冲器,进一步减小了压控振荡器对杂散的恶化。该亚采样锁相环在40 nm CMOS工艺下实现,在1.1 V的供电电压下,功耗为7.55 mW;在156.25 MHz频偏处,杂散为-81.66 dBc;亚采样锁相环输出时钟的相位噪声在10 kHz~100 MHz区间内积分,得到均方根抖动为0.26 ps。  相似文献   

3.
Ku波段宽带低噪声雷达频率源的研制   总被引:1,自引:1,他引:0  
介绍一种低相噪、低杂散、宽带的雷达频率合成器方案的设计和实现,该方案采用超低相噪模拟锁相环芯片,并采用双环环内下混频结构,通过对环路滤波器的精心设计,大幅度改善相位噪声和杂散性能。给出设计过程及测试结果。实验证明该方案是成功的,达到的主要技术指标为:输出频率12.8~14.8 GHz,相位噪声-90 dBc/Hz@1 kHz,杂散-55 dBc,步进间隔50 MHz。  相似文献   

4.
在此介绍了小数分频锁相频率合成器的相关理论。设计一个带宽为580 MHz、杂散抑制度≤-60 d Bc、相位噪声≤-85 d Bc/Hz@10 k Hz的C频段宽带低杂散频率合成器。利用双环锁相频率合成技术和小数分频锁相技术,实现了宽带、低杂散的锁相频率合成器的设计。最后经过测试近端杂散指标≤-60 d Bc,远端杂散指标≤-70 d Bc,偏移10 k Hz的相位噪声为-89.95 d Bc/Hz,技术指标都优于设计要求。  相似文献   

5.
本文介绍了一种小步进、低相噪、低杂散、捷变频锁相频率综合器的设计与实现,本设计选用超低相噪锁相环芯片,采用小数分频实现小步进,通过双锁相环“乒乓”工作实现捷变频,经过对环路参数的精心设计,较好的实现了相位噪声、杂散等技术指标。  相似文献   

6.
郑永华  刘虹  庞佑兵 《微电子学》2016,46(4):445-448
采用双锁相环混频设计方案,设计了一种低相位噪声频率综合器,实现了单锁相环难以实现的低相位噪声指标。在系统理论分析的基础上,优化了电路布局,实际的电路尺寸为45.0 mm×30.0 mm×12.0 mm,实现了小型化K波段低相位噪声频率综合器。对频率综合器电路进行了测试,输出信号相位噪声为 -95 dBc/Hz @1 kHz和 -99 dBc/Hz @≥40 kHz,杂散为-72 dBc,完全满足设计指标的要求。  相似文献   

7.
基于LTC6946-2频率合成器设计了3.1~4.9 GH频率源,给出了参数设计过程和实物测试结果。该频率源具有宽带、低相位噪声、低杂散、低成本和占用面积小等特点。经过硬件调试达到的主要指标为:输出频率3.1~4.9 GHz,步进10 MHz,相位噪声优于-97.8 dBc/Hz@1 kHz和-99.3 dBc/Hz@10 kHz,杂散优于-90 dBc。  相似文献   

8.
为了某项目设计一款频率在2-3GHz宽带跳频源,频率间隔为1MHz,跳频点数为1001点。该跳频源要求相位噪声小于-100dBc @1kHz,杂散优于60dB。分析指标和软件仿真计算,采用HITTITE公司的HMC830锁相芯片来实现该设计方案。采用HITTITE公司的PLL仿真设计软件对环路滤波器进行优化设计后应用到实际电路中,使得该芯片在-55℃到+85℃均可稳定工作。通过外接串口通信控制模块,实现频率的跳变。最终该设计的实物测试相位噪声、杂散指标均优于目标值。测试得到该频率源相位噪声可达到-100dBc/Hz@1kHz,杂散指标能够达到-70dB,具有工程应用价值  相似文献   

9.
采用直接数字频率合成激励锁相环方案,基于现场可编程门阵列串行高速控制方式,设计并实现了一种低杂散、低相位噪声的C波段雷达跳频频率源。通过对有源环路滤波器参数和印制电路板的优化设计,使相位噪声和杂散等关键指标得到了极大改善。对系统设计方案、m序列发生器、跳频时间和相位噪声模型做了详细的理论分析和估算。测试结果表明:在7.5 GHz处,相位噪声≤-100 dBc/Hz@100 kHz,杂散电平≤-65 dBc,跳频时间≤10 μs,输出功率>10 dBm,实测结果满足产品的设计指标要求。  相似文献   

10.
基于国产化分数分频锁相环器件X214,在20*20mm的PCB上实现了一种小型化宽带低相噪频率合成器,并对其相位噪声、杂散性能、锁定时间等关键性能进行了分析和测试。测试表明该合成器杂散抑制大于80d Bc,其输出频率为1500MHz~2575MHz时,在偏离10k Hz处相位噪声能达到-110d Bc/Hz。  相似文献   

11.
Ku频段上变频器的设计与实现   总被引:1,自引:0,他引:1  
阐述了一种Ku频段卫星通信上变频器的实现方案,针对低杂散和低相位噪声输出这2个难点,采用多次变频方案以及选用高抑制度的滤波器实现变频器的低杂散输出;采用多环锁相方案实现低相位噪声输出。给出测试结果,杂散抑制-70dBc(500MHz带内),相位噪声-85dBc/Hz@10kHz,验证了该方案的可行性。  相似文献   

12.
本文详细介绍了一种S 波段小体积、低相噪、低杂散的锁相源。该锁相源采用取样锁相技术和高Q 值同轴介质压控振荡器实现了低相噪、低杂散的特性。通过集成倍频和滤波器,还可输出C 波段信号。  相似文献   

13.
基于相位噪声特性,对数字锁相式频率合成器进行了研究和分析。在对比传统单环锁相技术的基础上,介绍了一种双环技术的X波段低相噪锁相式频率合成器。在满足小频率步进、低杂散的情况下,设计所得到的X波段频率合成器其绝对相位噪声≤-100 dBc/Hz@1 kHz。  相似文献   

14.
严少敏  王新浪  张博 《现代导航》2019,10(4):291-293
本文介绍了一种超宽带捷变频源的设计与实现过程,该频率源采用直接模拟合成方式,通过合理的频率划分和高性能的开关滤波组件技术实现了超宽带、捷变频、低相噪、低杂散的优异性能,并给出了最终测试结果。实测结果表明该频率源在 Ku 波段 6GHz 带宽范围内具有杂散抑制优于-70dBc,相位噪声优于-103dBc/Hz@1kHz,跳频时间小于 200ns 等的性能。  相似文献   

15.
韩鹏飞 《电讯技术》2012,52(8):1340-1344
利用阶跃恢复二极管的强非线性特点,设计了一个输入信号频率100 MHz、输出信号频率0.9~ 1.4 GHz的梳状谱电路,经开关滤波器电路处理后可以实现6个单频点输出.梳状谱电路经优化设计和调试,以较低的驱动功率实现了模块高稳定输出.在-55℃~+85℃工作温度范围内、输入信号功率0~+3 dBm条件下,梳状谱电路驱动功率为20 dBm左右,测试模块输出信号功率变化小于1.5 dB,附加相位噪声劣化小于1 dB.  相似文献   

16.
潘玉剑  张晓发  袁乃昌 《电子设计工程》2011,19(19):180-182,186
针对频率源的相噪会恶化采样数据的信噪比,杂散会降低接收机灵敏度,提出了一种低相噪低杂散的设计方法。该方法利用Hittite公司的新推出的集成VCO的锁相环芯片HMC830进行设计.供电部分采用多个低噪声稳压芯片,参考频率源为Pascall公司的OCXO晶振,环路滤波器为无源四阶,使用Hittite PLL Design...  相似文献   

17.
由小数分频频率合成器中相位累加器与数字一阶△-∑调制器的等效性出发,用ADS软件仿真证实了高阶数字△-∑调制对量化相位噪声的高通整型功能,从而有效地解决了小数分频的杂散问题。最后硬件电路实现了基于△-∑调制的小数分频跳频频率合成器,频率范围为590~1000MHz,在偏离主频10KHz时相噪优于-93.76dBc/Hz,频率分辨率可以小于100Hz,转换时间小于50μs,在跳频频率间隔1MHz时每秒可达2万跳。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号