首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
高速数据同步存储系统设计   总被引:2,自引:0,他引:2       下载免费PDF全文
介绍了一种高数同步存储系统的设计方案。系统使用NAND Flash构建片内存储阵列、同步管理技术和流水线的设计方案提高其存储速度。在Flash的同步模式下的读、写技术基础上,引入了片内Flash阵列管理方法,使整个Flash的存储速度有了大幅度的提高。同时针对Flash的坏块检测问题,引入了片外存储坏块地址的方法,提高了系统的坏快检测效率,保证系统的稳定性的同时,最大程度上提升了系统的性能。测试结果表明,该系统存储速度快、存储容量大、可靠性高。  相似文献   

2.
针对多通道NAND Flash阵列对可靠性的要求,提出一种坏块管理方案,优化坏块信息的存储和查询方法,把坏块和替换块地址映射表存储在FRAM中。测试数据证明,方案可以实现多通道NAND Flash阵列的坏块管理,保证了存储的可靠性。优化的坏块表及查询方法缩短了坏块查询时间,FRAM节省了有效块地址映射时间, 同时FRAM的铁电效应,进一步提高了数据存储的可靠性。  相似文献   

3.
针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPGA进行多片NAND Flash芯片并行读写来提高读写带宽,使得大容量高带宽的存储器得以实现。针对NAND Flash存在坏块的缺点,提出了相应的管理方法,保证了数据的可靠性。  相似文献   

4.
宁飞 《电子测试》2010,(12):64-68
在当今数字时代,NAND Flash由于其非易失性和读写速度快等原因而在大容量存储中的应用越来越广。但由于Flash中不可避免的会出现坏块,对大容量存储的速度与精度都造成了影响,针对大容量存储中NAND Flash存在坏块对其造成的影响,我们主要研究了NAND Flash中坏块出现的原因,对坏块进行的分类,并提出了相应的管理方案。实践证明,经过对坏块的管理,Flash存储数据的安全性和存储速度都有了很大的提升,提高了系统的整体性能。  相似文献   

5.
为提高存储测试系统的实时性和稳定性,并考虑到数据量较大和数据存储安全的特点。设计了一种新型无线数据传输系统。该系统采用FPGA+W5100架构的以太网接口设计方法,外围电路采用NAND Flash存储器来作数据备份,引入了片外存储坏块地址的方法对Flash的坏块进行检测,并给出了系统的结构组成、硬件连接和软件实现方法。该系统增强了数据存储安全性,满足了远程和复杂环境下数据通信的要求。  相似文献   

6.
在星载平台资源受限条件下,采用以FPGA+CPU为控制核心、Nand Flash为固态存储阵列的系统架构,实现了高速、大容量、高可靠的数据记录.针对传统双Plane操作与并行扩展对存储速度提升有限、芯片使用较多的问题,采用4级流水线方式控制Flash阵列.为解决标准传输协议传输效率低的问题,设计了一种自定义高速串行传输协议.为减缓空间辐射环境对存储数据的影响,采用了三模冗余、配置回读与部分重构等容错机制.对所提出系统进行的实验验证结果表明,该星载记录系统存储容量达36 Tbit,记录与回放速度分别达到16 Gbit/s与8 Gbit/s,传输误码率为10-12,传输包效率为96.7%,可作为通用存储系统以满足航天应用需求.  相似文献   

7.
基于闪存的高速大容量存储系统设计   总被引:1,自引:0,他引:1  
介绍一种基于Flash和FPGA的高速大容量数据存储系统的组成机制和实现方法,并且给出了系统的硬件结构及软件设计流程.在分析了Flash结构和特点的基础上引用并行总线和多级流水技术实现了高速存储,采用ECC数据校验和自动屏蔽闪存坏块的方法提高了数据存储及回放的可靠性.实验结果表明,该存储系统工作稳定,存储速度高、容量大、可靠性好.  相似文献   

8.
总结了目前基于FPGA的NAND Flash芯片数据记录仪常用的坏块处理方法,提出了一种基于FPGA的大容量数据记录仪的坏块管理方案.该方案利用FPGA内部RAM空间建立坏块地址信息存储区,通过坏块查询模块来查询存储区中的坏块信息,来确定当前存储块是否为坏块,若是坏块则跳过,从而避免对坏块的操作,实现了对Flash存储空间的有效管理.该方案只占用FPGA较少的内存资源,在大容量数据记录仪的坏块管理方面具有较大的优势.仿真分析表明,该方案可行,并取得了预期结果.  相似文献   

9.
文章针对NAND Flash在大容量数据存储时对可靠性的要求,提出一种基于逻辑一物理块地址映射表的大容量NAND Flash动态坏块管理算法。该方法可彻底屏蔽对坏块的操作,实现对NAND Flash的有效存储,具有较高的实际应用价值。  相似文献   

10.
基于NAND FLASH的高速大容量存储系统设计   总被引:9,自引:2,他引:7  
为了解决目前记录系统容量小、存储速度低的问题,采用性能优良的固态NAND型FLASH为存储介质,大规模集成电路FPGA为控制核心,通过使用并行处理技术和流水线技术实现了多片低速FLASH对高速数据的存储,提高了整个系统的存储容量和存储速度。针对FLASH内部存在坏块的自身缺陷,建立一套查询、更新和屏蔽坏块的处理机制,有效的提高了数据存储的可靠性。  相似文献   

11.
凭借着存储密度大和存储速率高的特点,基于NANDFlash的大容量存储器在星载存储领域得到了广泛的应用,由于NAND Flash本身存在缺陷,基于NAND Flash的大容量存储器在恶劣环境下的可靠性难以保证.提出了通过FPGA设计SRAM对关键数据三模冗余读取和缓冲、NAND Flash阵列热备份和数据的回放校验以及合理的坏块管理等措施,实现了高可靠性的大容量存储器.实验说明该系统不会因为外在偶然因素而造成数据的不完整,而且整个存储系统的成本开销相对于目前的星载存储器也非常低.  相似文献   

12.
针对低成本、小型化的数据记录系统的应用,提出了一种数据缓存技术解决方案。存储模块是由闪速存储器芯片(NAND Flash)组成的存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心。分析存储系统的结构及控制平台的实现过程,并对系统工作原理及并行分路技术进行讨论。深入研究Flash阵列的存储过程,提出最小FIF...  相似文献   

13.
汤瑞 《电子科技》2014,27(8):40-42
基于NAND Flash的固态硬盘存在坏块,坏块无法用于存储数据,需要对其进行管理。每个块用1位信息与之对应建立坏块表,根据坏块表建立逻辑块转变为物理块表,一个逻辑块对应多个不同的物理块。逻辑块转变为物理块表可排除上层对于坏块的操作,保证了数据存储的安全性和可靠性。  相似文献   

14.
针对NAND Flash海量存储时对数据可靠性的要求,提出了一种基于在FPGA内部建立RAM存储有效块地址的坏块管理方法。在海量数据存储系统中,通过调用检测有效块地址函数确定下一个有效块地址并存入建好的寄存器中,对NANDFlash进行操作时,不断更新和读取寄存器的内容,这样就可以实现坏块的管理。实验证明,本方法可以大大减小所需寄存器的大小并节省了FPGA资源,经过对坏块的管理,可以使数据存储的可靠性有很大的提升。  相似文献   

15.
针对高速图像数据FPGA大容量存储的需求,提出了两种基于高速并行化Flash大容量数据存储结构的无效块管理策略,并对比了在不同应用环境下,基于超级块地址映射的无效块管理及基于位索引的无效块管理的优缺点,列出了两种方式的数据无效块列表资源占用情况和存储容量损耗.通过多个工程项目的验证,这两种无效快管理策略各有所长,满足高速并行化存储Flash阵列的不同应用环境.  相似文献   

16.
为了满足高速数字图像摄像机的视频数据实时存储的需求,本文给出了一种PCIe接口的高速电子存储板的设计方法;该存储板采用Nand Flash作为存储介质,单板最大存储容量为1TB,具有与数字摄像机相连的Base Camera Link数据接口,最大写入速度可以达到2.25Gbps。  相似文献   

17.
针对测控系统中海量数据的快速存储,设计了一种基于DMA的数据存储阵列系统。它是以FPGA为平台构建的SOPC系统,内含软核处理器Microblaze和包含DMA控制器的用户自定义IP,其中DMA控制器实现了对闪存阵列的编程命令、地址的传输,以及存储阵列的流水线编程,提高了传统的由CPLD与单片机组成的存储测试系统的速度。  相似文献   

18.
针对DRFM(Digital Radio Frequency Memory,数字射频存储器)系统在进行信号特征识别和分类时,对历史数据进行细微特征提取存在的存储容量和速度不足的问题,本文设计了一款高速大容量SDXC卡阵列存储器。经过实验验证,该存储器通过SD总线能实现FPGA和SDXC卡阵列之间的数据交换,并且能连续的存储FPGA传递的信号信息,其存储容量达到1.5TB,读取速率达到234.43MB/s。该设计已经成功应用于DRFM系统,并且满足系统对存储容量和读取速度的要求,具有较高的应用价值。  相似文献   

19.
介绍了传统高速存储的实现方式,分析了用Nandflash实现海量存储的优点,实现了基于Nandflash阵列的实时高速存储模块,存储模块采用光纤FC作为数据输入端,在FPGA控制下实时存储到Nandflash阵列中,并将存储的数据通过CPCIE总线下传给其它模块作实时或事后分析、判读、处理、回放。实验结果表明,基于Nandflash的存储阵列,存储速度可达到900MB/s以上,满足高分辨率高帧频CCD相机及SAR成像存储需求。  相似文献   

20.
张峰 《电讯技术》2013,53(1):68-71
介绍了传统高速存储的实现方式,分析了用Nandflash实现海量存储的优点,实现了基于Nandflash阵列的实时高速存储模块。存储模块采用光纤FC作为数据输入端,在FPGA控制下实时存储到Nandflash阵列中,并将存储的数据通过CPCIE总线下传给其他模块作实时或事后分析、判读、处理、回放。实验结果表明,基于Nandflash的存储阵列,存储速度可达到900MB/s以上,满足高分辨率高帧频CCD相机及SAR成像存储需求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号