共查询到16条相似文献,搜索用时 125 毫秒
1.
文章给出了TMS320C6000 DSP通过EMIF接口与FPGA的片内接收模块进行数据通信的一个设计方案,DSP将处理完的数据通过EMIF接口传送到FPGA的片内接收模块双口RAM,双口RAM采用PING-PONG结构的设计。双口RAM完成对数据的接收。通过实验测试,该设计方案实现了数据的正确传输。 相似文献
2.
基于IP核双口RAM的FPGA与DSP EMIF的接口设计 总被引:1,自引:0,他引:1
给出了TMS320C30DsP通过EMIF接口与FPGA的片内双口RAM模块进行数据通信的一个设计方案。FPGA将处理完的数据给到片内的双口RAM模块,由DSP通过EMIF读双口RAM的内容;反之亦然。以此完成对数据的发送和接收。通过实验测试,该设计方案实现了数据的正确传输。 相似文献
3.
4.
5.
描述了一种能够采集16路模拟信号并具有实时数据处理能力的多路信号采集与处理系统。该系统采用高速A/D转换器将多路模拟信号转换成数字信号,以FPGA为控制核心产生各种控制时序,利用DSP对采集后的数据进行实时地处理并用CCS3.3软件平台在计算机实时显示处理后的波形图。概述了整个系统的构成,将FPGA的外接双口RAM和DSP的EMIF接口连接,实现了FPGA和DSP的数据通信。为了消除周围电磁环境、传输线长度等因素的干扰,提出了采用自适应滤波消除噪声的设计原理。实验结果表明,该系统工作稳定,实现了对采集信号实时处理。 相似文献
6.
7.
8.
某鱼雷声自导的硬件系统使用了百兆网络交换机实现DSP之间的互联.交换机在MAC和PHY之间的接口是RMII,但DSP没有相应的外围设备与它匹配.因此必须在FPGA中设计RMH的通讯模块,完成DSP数据格式向RMII数据格式的转化.在设计中将该通讯模块分为发送状态机和接收状态机两部分.每个状态机均包含2个2 kbyte的双口RAM作为乒乓缓冲.双口RAM的一端位宽2 bit作为RMII的数据端口,另一端位宽32 bit作为DSP数据端口.向该端口的指定地址写命令字能够启动数据发送,向指定地址读状态字能够判断是否有数据接收.该通讯模块工作在全双工模式,文中给出了它的一个应用实例.经测试它能够达到收发11 M byte/s以上的速度,并且占用的FPGA硬件资源较少,满足了系统网络通讯的要求. 相似文献
9.
在当今的网络中利用TDM来传输以太网承载业务是经常遇到的一种工程应用。基于FPGA设计实现了TDM和以太网MII接口的转换,为实时业务和数据业务的融合提供了一种硬件设计思路。描述了TDM/MII接口的主要特性和TDM/MII接口转换的实现方法。重点介绍了通过TDM和MII的收发处理模块对双口RAM的控制操作实现的接口转换处理流程,分析了CRC的算法。通过计算双口RAM的缓存能力、时延参数等对该模块的性能进行了评估。 相似文献
10.
基于图像处理系统实时性和大数据量冲突的问题,提出了在图像处理系统中使用双口RAM的方法。介绍了双口RAM的功能和特点,以IDT70V09芯片为例给出了图像处理系统中应用双口RAM的系统架构设计、硬件接口设计、系统软件设计以及FPGA和DSP对双口RAM操作软件的详细设计,并针对双口RAM的端口争用问题与解决方法进行了详细讨论,对系统的印制板设计和电路调试提出了建议。最后对图像处理系统进了功能测试,证明了采用双口RAM设计的系统的稳定性和可行性。 相似文献
11.
12.
基于FPGA和DSP的高速图像处理系统 总被引:2,自引:1,他引:1
为了提高图像处理系统的高性能和低功耗,提出了一种基于FPGA和DSP协同作业的高速图像处理嵌入式系统,其中DSP为主处理器,负责图像处理,而FPGA为协处理器,负责系统的所有数字逻辑。整个系统中FPGA和DSP的工作之间形成流水,同时借助于单片双口RAM(CY7C025AV-15AI)完成两者的通信,比使用单片DSP建立的处理系统性能提高25%左右。该系统具有可重构性,方便其他的算法于该系统上实现。 相似文献
13.
基于双口RAM,配合高速单片机、电平转换驱动器以及PCI数据采集卡,设计了一种能够实现DSP图像处理系统与上位PC机之间高速通信的应用电路。介绍了系统组成、接口电路的软硬件实现,以及高速PCI数据采集卡的使用。该电路已应用于某图像处理平台以及相应的测试设备中,通信效果良好。 相似文献
14.
为了提高工业以太网的实时性和确定性,设计出一种基于FPGA的以太网中继器。与传统的以太网中继器相比,该中继器采用FPGA芯片实现数据的处理,具有延时小的特点。该中继器以太网接口部分采用专业的以太网PHY芯片,数据的转发则由FPGA来完成,FPGA程序包括同步检测模块、同步再生模块、双口RAM及中央控制模块等几个模块。实验结果表明,该以太网中继器能兼容IEEE802.3标准以太网设备,与传统的以太网中继器相比,延时要小很多。 相似文献
15.
16.
结合TMS320C64XDSP+FPGA信号处理平台,简述了TMS320C64X DSP的硬件结构,重点介绍直接存储器访问(EDMA)的硬件结构和配置方法。数据经现场可编程门阵列(Field-Pro-grammable Gate Array,FPGA)及DSP外部存储器接口(EMIF)由EDMA传输到数字信号处理器(DSP)片内,传输过程不需要CPU干预,并且采用乒乓缓冲结构,CPU同时可以进行数据处理,提高了数据传输、处理的速度,保证了实时性。 相似文献