共查询到17条相似文献,搜索用时 140 毫秒
1.
2.
3.
4.
数字下变频器(DDC,Digital Down Converter)是GSM-R直放站的重要组成部分,它将高速采样的数字中频信号下变频到基带,然后进行抽取,低通滤波。利用FPGA的芯片特性以及先进的软件分析和实现工具,实现了基于FPGA的数字下变频,重点研究了数字下变频器的数控振荡器NCO和多级滤波器的原理和硬件设计仿真,通过FPGA芯片Virtex-4XC4VSX35设计实现了适用于GSM-R直放站的数字下变频器,并对其进行了硬件仿真与验证,结果表明提出的方案正确可行,在工程应用中具有一定的参考价值。 相似文献
5.
6.
7.
8.
数字下变频技术是软件无线电的关键技术之一.本文介绍了AD公司新近推出的高性能数字下变频(DDC)器件AD6636的主要特性和工作原理,通过对宽带和窄带信号滤波器的仿真结果,提出了在数字中频接收机(DIFR)的设计中,能够利用AD6636片内高精度的数字正交下变频器和抽取滤波器,同时利用FPGA实现宽带滤波,可以弥补AD6636的宽带滤波性能较差的缺陷,从而实现宽带数字滤波. 相似文献
9.
一种通用中频数字化接收机的实现 总被引:5,自引:0,他引:5
为满足雷达中频数字化接收机通用性设计要求,给出基于可编程的四通道教字下变频器ISL5416结合高速A/D器件AD6645实现通用中频数字接收机的设计方案.利用AD6645实现直接中频采样,在ISL5416中完成频谱搬移,数字滤波和抽取,实现数字下变频到基带;用FPGA实时控制,给ISL5416配置参数和系统时序控制.详细讨论了数字滤波器的设计和仿真.测试结果显示,系统动态范围大,镜像抑制比高,这是模拟中频接收机不具有的.整个系统集成度高,可靠性好,使用灵活,已在多个雷达产品中运用. 相似文献
10.
11.
12.
13.
在软件无线电数字接收机中,从AD前端采集过来的数字信号频率高达72 MHz,如此高的频率使得后端DSP不能直接完成相关的数字信号处理任务。因此合理的设计基于FPGA的DDC,以降低数字信号频率,方便后端DSP实时完成相关的数字信号处理任务就显得尤为重要。在很多数字信号处理系统中,数字信号频率是非常高的,而后端数字信号处理器件几乎不能满足系统的实时性要求,此时通过合理的设计DDC就可以解决上述问题。 相似文献
14.
在车载雷达信号接收机中,由于雷达信号的中心频率远大于信号带宽,故需要通过数字下变频获取雷达的基带信号。因此,设计一种采用A/D采样芯片对雷达信号进行采样,并在FPGA中实现数字下变频的信号接收机,为满足设计要求还设计了一种基于多相滤波结构的数字下变频算法。运用Matlab对该算法进行研究和分析,并且在FPGA中进行了仿真实现,其结果表明,设计的数字下变频算法不仅能准确地得到基带信号,还可简化雷达信号接收机系统,对车载雷达信号接收机系统的进一步完善具有重要意义。 相似文献
15.
为了解决模拟合成孔径雷达接收机带来的幅相不平衡等诸多问题,设计了一种基于高速A/D转换和FPGA高速信号处理的数字合成孔径雷达中频接收机.该设计结构简单、信号带宽大、镜频抑制比高.对多相滤波正交解调算法进行了改进,给出了数字中频接收机的工作原理和系统结构框图,设计了基于Virtex-4 FPGA的信号处理模块.仿真验证结果表明该设计完全符合系统设计参数的要求,可以应用于高分辨率合成孔径雷达. 相似文献
16.
17.
基于FPGA的宽带数字信道化接收机的设计 总被引:2,自引:1,他引:1
提出一种基于多相滤波器组的宽带数字信道化接收机的实现结构和设计方法,该方法可以满足侦察接收机宽频段覆盖、高灵敏度、高截获概率和实时处理能力,较好地解决高速A/D芯片与低速信号处理器之间的矛盾.用基于CORDIC算法和一阶相位差分算法进行瞬时测频.对系统中的每个功能模块进行了基于FPGA的设计与实现,从signaltab中验证了该方法的正确性. 相似文献