共查询到19条相似文献,搜索用时 78 毫秒
1.
介绍了基于CPLD扩展8031单片机接口实现远程数据采集功能的系统。该系统采用双CPU控制,下位机提供8路数据采集,上位机控制下位机井进行数据处理,CPLD作为扩展接口实现数据显示、键盘输入、打印输出和系统报警等工作。通过单片机通讯的方式实现数据与控制指令的远距离传榆。 相似文献
2.
介绍了一种基于虚拟仪器编程语言LabVIEW和STC单片机的经济实用的高速数据采集系统。详细介绍了该系统的软、硬件设计方案。系统具有较高的采样速率、良好的可靠性、通用性和可扩展性,同时开发效率较高,其实际最高采样速率达到了30×10^3次采样/s,12位A/D转换精度,能满足绝大多数采样场合的速度要求。 相似文献
3.
基于CPLD的多路数据采集系统的设计 总被引:1,自引:0,他引:1
随着数字化生活的到来,数据采集系统在日常生活中的应用越来越显著。模拟信号和数字信号之间的转换已成为计算机控制系统中不可缺少的环节。较传统数据采集系统,以可编程逻辑器件实现的数据采集系统具有时钟频率高,内部延时小,速度快,效率高,组成形式灵活等特点。 相似文献
4.
介绍了一种基于CPLD的高速数据采集系统在动态称重系统中的应用方法,由于本设计引入了换体存储技术,并可向处理器申请DMA操作,因此,该系统具有稳定性好,速度快,效率高等优点. 相似文献
5.
针对传统数据采集与处理系统存在运算能力差,扩展难度大等缺点,采用CPLD/FPGA可编程逻辑器件、ARM32位嵌入式微处理器、FIFO存储器、USB接口设计多功能的高速数据采集系统,并设计出系统硬件结构和软件流程.该系统可实现对各种模拟信号的数据采集和处理,实用性强,可靠性高,编程灵活,数据采集和传输速度快,具有很好的应用和发展前景. 相似文献
6.
基于CPLD和FIFO,本文设计了一种以S3C2440为控制器,结合高速模数转化器ADS7891、先进先出缓冲器芯片IDT7205构成的高速高精度数据采集系统。设计中主要体现CPLD采集控制逻辑的精确时序配合和FIFO的缓存,使FIFO能够在A/D与ARM之间充当媒介,较好的完成数据传输。 相似文献
7.
本文讨论的是基于S5933的高速数据采集卡控制逻辑的实现方案,由于要求数据传输率比较高,所以使用S5933内部FIFO的DMA传输使传输达到PCI局部总线的32位33MHz。使用CPLD控制数据的传输使得板卡的成本比较低,控制起来相对比较简单,而CPLD内各个模块之间是并行操作的,使得传输速度能够达到PCI局部总线的速度。 相似文献
8.
刘志斌 《信息技术与信息化》2013,(2):56-58
传统的以MCU为架构的数据采集系统,在用于高速数据采集时往往力不从心,而FPGA以其并行的数据处理方式,可以更好地满足于工程数据的采集。本文结合高速FPGA的特点,设计了一套数据采集系统,应用FPGA的内部逻辑实现时序控制,以FPGA作为采集系统的核心,对采集到的数据通过USB口传输到计算机。该系统具有电路结构简单、功耗低、数据传输方便等优点,可用于电压、电流、温度等参量的采集系统中。 相似文献
9.
10.
设计了一种以低功耗单片机MSP430和无线射频芯片CC2430为核心的电力线数据采集系统,该系统主要采集电力线上的电流信号,以监测电力线的用电负荷,具有高可靠性和易扩展性。测试结果表明该系统能很好的应用到现场环境中。 相似文献
11.
基于ARM9的高速数据采集系统的实现 总被引:2,自引:0,他引:2
随着雷达、通信、遥测、遥感等技术应用领域的不断扩展,人们对数据采集系统的采集精度、采集速度、存储量等都提出了更高的要求。针对当前数据采集系统的缺点,提出了基于ARM9的数据采集系统的设计。详细论述了信号调理,时钟产生,数据存储与传输,抗干扰等关键技术及采取的相应措施。经实践证明,该设计方案具有采集精度高,数据采集速度快,数据存储量大的优点。 相似文献
12.
13.
基于USB 2.0的高速数据采集系统的设计 总被引:5,自引:0,他引:5
通用串行总线USB为高速数据采集提供了很大的便利,利用USB可以实现较传统方式更有效、更经济、速度更快的数据采集.本文讨论了一种基于USB 2.0的高速数据采集系统的软硬件设计方案.首先介绍了系统硬件设计部分,包括系统的硬件设计方案以及所采用的CY7C68013芯片.软件部分主要由固件设计、驱动程序设计和应用程序设计3部分组成,重点阐述了在Windows 2000下的USB设备驱动程序的设计. 相似文献
14.
基于FPGA和DSP的高速数据采集系统的设计 总被引:1,自引:2,他引:1
数据采集与处理系统的设计是现代信号处理系统的基础,被广泛应用于雷达、通信、图像处理、遥感遥测等领域。在对WCDMA数字基带接收机的设计中,提出了一种基于FPGA和DSP的高速数据采集方案。该方案将A/D采样的数据送往FPGA,经过FPGA预处理后送到DSP,最终通过CPCI接口送到主控台。详细介绍了设计思想、具体的硬件连接以及FPGA设计的仿真结果。 相似文献
15.
基于PC104和CPLD的高速/多通道数据采集系统的设计与实现 总被引:1,自引:0,他引:1
开发了基于PC104和CPLD的高速/多通道数据采集系统,该数据采集系统利用CPLD可编程逻辑器件的模块化设计思想和先入先出(FIFO)芯片作为缓冲存储器,解决了A/D转换器的采样速率和CPU的工作时钟频率不匹配的问题,避免了数据丢失和控制不便等问题,提高了CPU效率。该数据采集系统不但可以实现高速多通道模拟信号的采集,而且可以很方便地扩展模拟量的输入通道数。本系统在牵引动力国家重点实验室的液压伺服控制系统中获得了很好的应用效果。 相似文献
16.
基于USB总线的高速数据采集系统 总被引:20,自引:0,他引:20
介绍了一种基于USB总线的高速数据采集系统 ,讨论了USB控制器EZ -USBFX2(CY7C68013)的性能及传输方式,给出了该系统的硬件和基于GPIF主控方式实现数据传输的软件设计方法。 相似文献
17.
18.
19.
基于PCI总线的高速数据采集系统是近年来数据采集及其传输技术的一个发展方向.文中围绕PCI总线接口控制器PCI9054,给出系统硬件设计方案,并阐明各个模块的具体实现.设计出的采集卡具有体积小、速度快、支持突发性大数据量传输和抗干扰性强等特点,主要应用在图像数据采集领域. 相似文献