首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 546 毫秒
1.
本文对H.264解码芯片中的滤波部分所需的数据、数据的存取及芯片中所用到的存储器做了深入的分析,同时涉及到DRAM及SRAM的设计,并支持宏块级帧场自适应。为了实现H.264解码芯片中的数据的快速存取,本文提出了对数据存储的一种优化方法,通过此方法可完全达到滤波过程中对大量数据的处理。试验表明此种方法能节约存储器的资源并满足H.264滤波中对大数据量处理的需求。  相似文献   

2.
邱莹  郑世宝 《电视技术》2006,(10):27-29
比较了目前H.264编码解码芯片的各种方案,介绍了基于可编程方案的H.264解码芯片及应用电路,并提出了选用多媒体芯片的策略.  相似文献   

3.
本文介绍了应用于H.264解码专用芯片的视频控制器模块的设计方法,详细分析了其工作原理和设计思想,以及设计中的一些特殊技术。该模块实现了YUV转RGB信号的色度空间转换,并通过重采样实现了对原始视频图像的整数、分数的格式转换。采用该模块的H.264解码专用芯片可以应用于液晶电视和需要数字图像缩放的各类显示屏中。  相似文献   

4.
提出一种高效的多模环路滤波器,支持H.264 BP/MP/HP和AVS的视频解码.为实现H.264和AVS滤波结构的复用,对宏块中需要滤波的边界作了修正;使用新颖的混合滤波顺序和宏块分割策略,提高数据的重用率,减小片上缓存;采用并行流水处理等技术提高数据吞吐量.使用65 nm的CMOS工艺库,在200 MHz的工作频率...  相似文献   

5.
H.264去块滤波快速算法的设计与实现   总被引:1,自引:0,他引:1  
介绍了H.264去块滤波的基本原理,并基于滤波强度预判的思想提出了一种快速去块滤波算法.通过软件实现验证了该算法在不影响解码图像质量的前提下较标准中的算法节省了约70%的滤波运算量,有效提高了软件解码器的运行速度,有助于H.264解码器实时应用的实现.  相似文献   

6.
H.264/AVC视频标准中去方块滤波对提高重建图像质量起着重要的作用,但较高的计算复杂度是其应用所面临的主要问题。简要介绍了H.264中的去方块滤波器的原理和工作过程,提出了在AD公司的BF533处理器上对其进行优化的方法。试验结果表明,优化后的去方块滤波模块满足了实时解码的要求。  相似文献   

7.
以下一代网络(NGN)网络测试仪的研制为背景,在基于对H.264协议的深入理解基础上,通过软件方法将H.264协议数据从IP包、实时传送协议,实时传送控制协议(RTP/RTCP)消息中分离出来,然后对H.264协议的数据按帧进行解码处理,通过软件实现其数据合成,最后在NGN网络测试仪中成功建立基于H.264的视频合成模块.  相似文献   

8.
信号完整性问题已经成为当前深亚微米工艺ASIC设计过程面,临的巨大挑战。本文以一个H.264解码芯片设计中的串扰分析过程为例,讨论了信号完整性分析过程中的主要问题及应对策略。文章首先介绍了串扰产生的原因,然后分析了串扰的几种情况及对电路的影响,接着对为如何防止串扰以达到快速时序收敛提出了几种策略,最后以一个H.264解码芯片的串扰分析及修复为例讨论了这些策略在实际芯片设计中的应用。  相似文献   

9.
介绍了H.264视频解码原理,分析了基于Blackfin533的H.264解码的硬件平台和软件设计流程,重点讨论了C代码优化和汇编优化,最后对去方块滤波算法进行了具体优化,可缩短近10%的解码时间.  相似文献   

10.
针对H.264/AVC的视频解码问题进行了研究,给出了H.264解码核的硬件实现方案,对熵解码CAVLC查表方案进行了优化.详细介绍了句法预测模块、反量化、逆DCT以及帧内预测模块的具体实现结构;并引入流水线、并行处理和状态机处理方法来提高处理速度,实现了解码结构上的优化.该算法在EP2S60F672C5ES FPGA上获得验证,结果表明给出的H.264解码算法是正确的,且有节省硬件资源和较快解码速度的优点.  相似文献   

11.
H.264解码芯片的比较与研究   总被引:3,自引:2,他引:1  
齐兵  王群生  杨春玲 《电视技术》2006,(9):34-36,68
介绍了H.264解码芯片的发展状况,对比了现在主流的几种解码方案,总结出各种编码方案的优缺点,并根据解码芯片的发展状况,分析了TI公司的达芬奇DM644X系列DSP的结构,对该系列产品的开发特点作了简单的总结.  相似文献   

12.
介绍了基于ARM微处理器S3C6410的嵌入式视频服务器硬件、软件设计方案.该方案以嵌入式Linux作为操作系统,采用S3C6410自带的编码器MFC对采集到的数字视频进行H.264标准的压缩编码,生成H.264码流.码流经过S3C6410控制器外接的网络芯片DM9000输送到PC机.PC机使用DirectShow技术解码H.264码流,并实现实时视频播放.  相似文献   

13.
在分析H.264编码结构后,针对H.264立体图像处理提出了一种新的数据嵌入方法,实现立体视频的单路传输。这种方法高效、简洁,在实时性方面更有很大改进,不仅有效处理了双通道数据量的庞大问题,实现了保证高信噪比条件下达到高压缩比,而且使得接收端具有单路视频图像解码和立体视频图像解码的可选择性。  相似文献   

14.
H.264通过编码端的差错弹性工具,解码端的误码掩盖措施来增强对误码信道的适应性。分析了H.264为增强抗误码性能而采取的主要措施和H.264的校验模型JM对信道误码的处理方法,提出了一种H.264的信道适应性仿真方法,并使用国际上推荐的测试环境进行了仿真,仿真结果表明H.264能够很好地适应有线和无线误码信道。  相似文献   

15.
H.264解码器的ASIC解决方案及其FPGA验证平台   总被引:1,自引:1,他引:0  
论述了H.264解码器的ASIC(专用芯片)解决方案及其FPGA验证平台.该方案比常见DSP解决方案有更快的解码速度和更低的能耗,解决了H.264解码器由于算法复杂性增大带来的速度和能耗问题.鉴于大规模SoC芯片验证的复杂性,还比较详细地介绍了该芯片基于FPGA的验证平台.  相似文献   

16.
0600488 RapidChip设计平台快速设计系统级芯片[刊,中]/LIS Logic公司//中国集成电路.-2005,(2).-70-74(G) 0600489 一个H.264解码芯片的串扰问题分析研究[刊,中]/廖巨华//中国集成电路.-2005,(2).-60-63,59(G) 信号完整性问题已经成为当前深亚微米工艺A- SIC设计过程面临的巨大挑战。本文以一个H.264解码芯片设计中的串扰分析过程为例,讨论了信号完整性分析过程中的主要问题及应对策略。文章首先介绍了串扰产生的原因,然后分析了串扰的几种情况及对  相似文献   

17.
针对能够在FPGA 上实现实时解码H.264/AVC 高清晰视频序列码流的目标,本文提出了一种基于上下文的自适应二进制算术编码(CABAC)解码器的硬件设计结构,旨在解决解码过程中并行程度低,以及存储资源消耗大的问题.该设计对解码流程中的存储结构和关键路径进行优化,并采用了硬件加速,从而显著地提高了CABAC 的解码效率并充分利用了存储空间.测试结果表明,该方案能够满足H.264/AVC 高级档次高清视频序列实时解码系统的要求.  相似文献   

18.
本文介绍了H.264/AVC编解码器中块效应产生的原因及去块效应滤波的算法原理,提出了基于FPGA平台实现的H.264/AVC解码器中的去块效应滤波系统的硬件设计方法,并通过了仿真验证。  相似文献   

19.
本文主要介绍了H.264解码器中关于宏块级帧场自适应(MBAFF)模式在P帧和B帧中的预测算法,并提出了相应的组织结构和实现方法.通过仿真和功能验证,证明该设计功能稳定,能够满足H.264标准框架下的解码要求.  相似文献   

20.
《电子设计技术》2005,12(3):110-110
包括音频处理、视频缓冲器的音频编解码器芯片;支持标清的H.264解码ASIC IP核;内建偏置控制输出晶体管的系列器件;基于QAM技术的数字电视/机顶盒用DVB-C芯片许可;支持H.264/AVC和VC1标准的编解码器芯片  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号