首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 218 毫秒
1.
本文利用光互连器件的突出优势和这项技术的快速进步,提出一种光互连网络并行存储系统结构。将多个磁盘、光盘阵列通过光互连网络连接到多处理器系统中,提供一个快速存取、数据共享的高可靠海量存储子系统,以提高存储系统的多路并行可存取性和有效带宽,试图解决并行计算机中的数据存取瓶颈问题。  相似文献   

2.
基于NAND FLASH的多路并行存储系统中坏块策略的研究   总被引:1,自引:0,他引:1  
大规模固态闪存系统可以引入多路并行技术来支持高速数据传输,但随着闪存存储容量增加也需要采取有效的坏块处理机制来解决严重的坏块访存问题.面向NAND FLASH多路并行固态存储系统,提出了一种高效坏块管理策略,采取并行存储坏块编码技术来节约坏块表存储空间,减少坏块处理功耗,同时采取坏块表重构处理技术有效解决了系统中的同位置坏块难题.针对四路并行的NAND FLASH存储系统,实验结果表明:该策略节约了25%的坏块表RAM存储空间,提高了约1.5倍的查询效率,降低了约30%的坏块处理功耗,并对并行存储数量具有良好的可扩展性.  相似文献   

3.
基于Myrinet/GM的多通道通信   总被引:1,自引:0,他引:1  
通信子系统对并行系统的计算效率有重要影响,大规模应用对并行平台的通信性能和可用性提出了挑战性的要求.多通道通信技术通过并行采用多路网络链路互连来提高并行系统通信性能和可用性.首先分析了多进程复用网络对通信性能的影响,然后以Myrinet/GM网络平台为基础,提出了基于网络接口层的通信链路动态选择与分配策略,设计和实现了支持多路Myrinet网络并行通信的协议层MNC.MNC支持通信进程平等,充分地利用多路Myrinet网络链路资源.在使用2路Myrinet互连的PC机群平台上,MNC进程间通信带宽相对于单链路提高了约34%,有效地提高了应用层通信性能.  相似文献   

4.
基于DMA的并行数字信号高速采集系统   总被引:6,自引:0,他引:6  
本系统采用基于FPGA的DMA技术高速缓存多路并行数据,通过数据重组将数据有序发送给处理系统,用于数据的显示与分析。系统采用了嵌入式技术,达到了便携效果,从而更好地适应设备的工作环境。并行数字信号采集实验结果表明,系统能以5MHz、2.5MHz、500kHz、50Hz4档采样频率进行62路并行数字信号采集,各路采集结果正确,并保存了各路之间的同步信息。  相似文献   

5.
语音传输技术(VOIP)广泛地应用于IP电话等领域,它将语音通讯与数据通讯广泛地融合起来,促进了Internet应用技术的发展。在VOIP技术应用里,语音数据发送人网路之前,通过静音检测、语音压缩等技术,可有效减少数据发送量,降低网络占用率,提高传输效率。应用静音检测和MPEG语音编码压缩技术,采用RTP实时传输协议,开发了一个多路语音传输系统,能够处理并行多路实时语音传输。系统具有较低的CPU占用率,为小规模多路并行实时语音传输的实现提供借鉴。  相似文献   

6.
提出了一种具有矩阵结构的多路电压/频率变换技术,即多路模拟开关用于行线上的通道切换,同时可编程定时器和电压/频率变换器实现列线上的信号采集。分析表明它要比常规的串行或并行多路变换技术具有更优越的性能。本文还介绍了运用这种方法和 MCS-51系列单片机接口的-48路信号采集系统.  相似文献   

7.
通过并行测试技术硬件实现方式和软件实现方式的分析,为了降低并行测试过程中任务分解和任务调度的难度,建立了基于FPGA的并行多通道信号产生模型,采用SOPC技术设计并实现了具有专用资源架构特点的并行多通道信号产生模块;模块通过增加支持并行测试的多通道激励,可以同时产生多路激励信号,并可以控制激励信号波形的类型及频率,降低了并行测试过程中任务分解和任务调度的难度,支持并行测试系统的实现与传统自动测试系统的并行测试升级改造.  相似文献   

8.
本文利用光互连器件的突出优势和这项技术的快速进步,提出一种光互连网络并行存储系统结构。将多个磁盘、光盘阵列通过光互连网络连接到多处理器系统中,提供一个快速存取、数据共享的高可靠海量存储子系统,以提高存储系统的多路并行可存取性和有效带宽,试图解决并行计算机中的数据存取瓶颈问题。  相似文献   

9.
将现代虚拟仪器技术应用于内燃机性能测试系统,充分发挥虚拟仪器技术开发效率高,灵活性兼容性强和可重用度高的特点,设计与实现多路并行内燃机性能的在线测试,详述系统的工作原理,说明该系统的硬件度软件的设计方法,并使用PID算法控制标定参量,最后通过TCP/IP协议实现测试数据的远程共享和用户对测试系统的远程操作。  相似文献   

10.
下一代互联网高度可扩展支持服务动态部署.越来越多延时和抖动敏感服务(如IPTV、VoIP等)的应用对BGP路由计算的性能提出了更高的需求.路由器采用分布式控制平面和实现并行BGP路由计算克服集中控制平面的性能瓶颈是解决这个问题的有效途径.但现有并行BGP路由计算方案因负载均衡性能差影响了系统的并行性能.文中基于Hashing技术提出了并行BGP路由计算自适应负载均衡模型.通过在线统计路由更新设计了自适应负载均衡算法P-AP(Prediction-based Adaptive Partition),自适应地动态调整路由更新在处理节点间的分配.最后设计和实现了原型系统,并利用Route Views 收集的BGP Update数据进行实验.实验结果表明,P-AP算法具有负载均衡性能好、负载调整频率小和路由计算加速性能好等特点,能够有效地提高并行BGP路由计算性能.  相似文献   

11.
高速数据采集系统的构成,既需要采用高速的A/D转换器、存储器等,又需要采用能够宵现对采集数据进行高速传送和存储的控制方式.通过对现有的一些数据采集系统的特点进行分析,在对ADSP2106X的结构和功能、特别是其外部口DMA通道的工作方式和应用特点进行深入分析的基础上,详细讨论了使用外部口DMA通道的外部握手方式构成高速数据采集系统的方法,实验表明,用该方法构成的数据采集系统具有高速采集数据的能力,设计的电路工作正确可靠.  相似文献   

12.
基于PCI总线的高速高精度A/D采集系统   总被引:5,自引:0,他引:5  
在信号实时检测与分析处理系统中,A/D变换精度和数据传输时间是制约系统性能的关键因素之一。本文以实例介绍了一种基于PCI总线的A/D采集系统设计方法。文中涉及模拟输入、A/D变换、数据缓存、数据DMA传输及PCI总线接口等电路,并论述了在Windows98平台上基于PCI总线的DMA传输驱动程序的编写方法。  相似文献   

13.
分析了DMA传送的特点、传送的过程,指出了DMA数据传送方式在高速采样系统中的作用,并实例介绍了DMA方式的A/D转换器接口电路的设计、工作原理及软件编程方法。  相似文献   

14.
基于虚拟仪器的汽车板簧载荷测试系统   总被引:2,自引:0,他引:2  
介绍了基于虚拟仪器的汽车板簧载荷测试系统的硬件组成、位移测量和电液伺服位置闭环控制方法、系统的功能和关键技术。数据采集卡采用了高速的A D转换器和DMA方式 ,系统通用性强、界面友好。  相似文献   

15.
介绍了一种基于SOPC技术的嵌入式数字音频录放系统的设计方案。该系统通过在FPGA芯片上配置NiosII软核CPU和相关的接口模块来实现嵌入式系统的主要硬件结构,并结合系统的软件设计来控制音频编/解码芯片和SDRAM,实现了音频信号的A/D、D/A转换、存储、回放等功能。由于采用了SOPC和DMA控制技术,该系统具有设计灵活、扩展性好和数据处理速度快等优点。  相似文献   

16.
针对高频多普勒和到达角探测系统中的数据采集问题,提出了8253控制下的DMA方式的A/D工作模式,重点阐述大量数据采集的关键技术,实现了采样间隔的准确定时和数据的高速传输,在实践中取得了满意的效果。  相似文献   

17.
基于FPGA的DMA方式高速数据采集系统设计   总被引:7,自引:0,他引:7  
何琼  陈铁  程鑫 《电子技术应用》2011,37(12):40-43
提出了一种基于FPGA的DMA方式高速数据采集系统设计方案.该方案由底层控制器提供精确采样时序,保证ADC器件的采样吞吐;采用支持PCI协议的DMA方式的数据采集机制,优化数据采集存储及向上位机交互方式,以确保采集数据的高实时性.该方案具有良好的移植性,可应用于采样速率高、数据采集量大、数据实时性要求高的数据采集系统.  相似文献   

18.
基于FPGA的高速采样缓存系统的设计与实现   总被引:1,自引:0,他引:1  
郑争兵 《计算机应用》2012,32(11):3259-3261
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0 软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。  相似文献   

19.
针对当前高速数据采集系统对速率和精准度等方面越来越高的要求,介绍了一种基于DMA传输的PCI接口数据采集卡,重点阐述了利用新型驱动开发模型WDF实现中断和DMA传输技术相结合来采集LVDS信号的驱动程序开发过程,并将DMA与普通传输模式进行对比分析,实验结果表明,该方法下的数据传输速率可达到80MB/s,经过反复测试证实,该套设备稳定可靠,完全满足当前需求.  相似文献   

20.
继电器的寿命直接影响到使用电器设备的可靠性。在其性能指标中,继电器触点在分断时产生的频率高、幅值大的过电压信号是重要的指标之一。为了采集到该信号,该文根据数据采集系统性能要求,采用以DSP为核心,以及DSP的外扩器件制作成高速数据采集卡,插入PC机的ISA总线插槽中;PC机与DSP构成主从结构,通过DMA(直接存储器存取)方式把采集的数据传送到PC机进行处理。利用本系统对继电器分断时产生的过电压信号进行采集,可以得到幅值大约750V,频率10kHz的信号。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号