首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 78 毫秒
1.
许可  刘和光 《电子学报》2004,32(6):929-932
在轨实时跟踪处理是海洋雷达高度计的关键环节,本文系统地研究了应用于海洋雷达高度计跟踪器的最大似然估计算法的原理、算法误差分析、以及α-β滤波器的工作机理.在此基础上研制了基于准最大似然算法的星载海洋雷达高度计跟踪器,该跟踪器在机载飞行试验中获得了成功,在国内首次获得了基于准最大似然算法的海洋回波曲线,为我国星载海洋雷达高度计的发展奠定了重要的基础.  相似文献   

2.
本文就一种应用于雷达高度表的脉间二相编码信号频域处理方法的FPGA实现进行了研究。特别就信号处理器硬件参数的选择及有限字长对处理性能影响给予了一定论述和分析,这些方法对雷达高度表信号处理器定点硬件的设计都有一定的借鉴价值。本文虽后给出了该信号处理器针对点、面目标回波处理的实测结果。结果表明该处理方法具有较高的处理增益和良好的检测性能。  相似文献   

3.
C波段脉冲雷达高度表设计   总被引:1,自引:0,他引:1  
C波段雷达高度表是一种基于机/弹载应用的小型、全固态、高可靠脉冲雷达高度表。为了解决脉冲雷达高度表低高度测量问题,采用收发分开双天线工作模式,在设计上采用了诸多先进的电子设计技术和设计理念。设计低高度C波段脉冲雷达高度表系统,较为详细地给出了各子系统的设计实现方法,同时给出了C波段脉冲雷达高度表的距离性能预测和相应的试验验证结果。试验结果证明了所采用技术手段能有效地解决脉冲雷达高度表低高度测量问题。  相似文献   

4.
张静 《电子科技》2015,28(6):147
现代雷达技术的发展越来越倚重于信号处理,针对雷达信号处理要求的数据量大、实时性高的特点,提出了一种基于双FPGA和DSP的高速数据采集处理系统设计方案,FPGA采用XC2V1000-4FG456芯片,DSP选用ADSP-TS101芯片,并对信号处理板的主芯片和辅助外围电路进行了说明。该系统运算能力强,且具有较强的通用性。  相似文献   

5.
基于BF533和FPGA的雷达信号模拟器设计实现   总被引:1,自引:0,他引:1  
史高杨  胡兆峰 《电子科技》2015,28(1):32-35,40
提出一种基于高速数字信号处理器(BF533)和FPGA(XC5VLX30)的雷达信号模拟器方案。该方案采用ARM输入雷达参数,并通过高速USB接口将数据传输到DSP中。DSP对参数进行再处理,并传递给由FPGA实现的直接数字频率合成器中,进而合成各种模式的雷达回波信号。  相似文献   

6.
星载激光测高地面定标系统具有布设场地大、探测器数目多、环境恶劣的特点,为了实现地面定标系统激光信号光斑质心计算和精确计时的高效性,设计了地面定标系统软件,并详细介绍了软件各个模块的实现算法。该软件通过在计算机系统外部扩展外设,主要实现了数据处理和计时功能,软件包含时间戳数据处理模块、激光光斑地面质心计算模块、大气折射延迟校正模块、计时模块。使用该软件对资源三号02星场地外场实验进行数据处理,实验结果表明,该方案切实可行。  相似文献   

7.
李茂堂  王京丽 《电子学报》1997,25(6):105-108
利用准最大准然估计算法,可以估计海洋卫星高度计中海平面到卫星平台之间的高度,本文首先讨论了最大似然算法的基本原理,然后根据高度计的测高原理,讨论了采用准最大似然估计带来的高度偏差,并提出了进行计算机仿真的有效方法,分析了均方根高度误差与信噪比,脉冲累积量和均方根波高之间的关系。  相似文献   

8.
针对传统调频连续波(FMCW)雷达高度表模拟信号处理方法精度差、检测能力低、不够灵活等缺点,给出了一种基于快速傅里叶变换(FFT)的恒差拍FMCW雷达高度表数字信号处理器设计方案,实现了信号的全数字化处理,并通过仿真验证了方案的可行性和正确性。  相似文献   

9.
孙鹏  赵保军 《现代雷达》2002,24(1):54-56,59
主要研究VTS(船舶交通管理)系统中的雷达信号处理系统。该系统采用基于DSP+CPLD机制的实时信号处理板,两片C6X系列的高性能DSP和一大片大规模逻辑器件,实现对原始的雷达视频信号的各种处理:电子地图屏蔽、双极点滤波、匹配滤波、STC(Sensitivity Time Control)、恒虚警以及雨杂波处理。充分发挥DSP处理的优越性,在各种噪声和杂波中快速而准确地提取出船舶的各种信息,实现港口船舶的实时探测、定位和显示,并生成各种信息的统计报告。该处理器实际使用效果良好。  相似文献   

10.
介绍了雷达信标源的结构组成及功能,提出了中频信号处理模块的总体设计方案,并对中频信号处理部分的距离延时和多普勒移频2个核心模块进行了FPGA的硬件设计和实现。时延模块采用了QuartusⅡ软件的原理图法进行设计,移频调制模块基于DSP Builder工具平台进行设计。仿真测试结果表明,设计实现的中频信号处理模块方案原理正确,达到了设计的要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号