首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 109 毫秒
1.
设计了一种具有GPS、IRIG—B时间码、乳钟、RS232通信和人工录入等多路对时输入的对时终端系统,硬件采用MCU和CYLD组合结构,由MCU管理通信、显示等,而在CPLD内集成IRIG—B解码器和乳钟分频等模块.与传统时序电路相比,该系统具有集成度高、设计灵活等优点,能很好地满足许多领域尤其是军事上应用多冗余对时的要求.  相似文献   

2.
分析了非同步时序电路测试生成所面临的问题。根据测试状态下非同步时序电路的时序特点,结合同步时序电路测试生成算法,提出和论证了一种解决非同步时序电路测试生成问题的方案,通过为时序元件建立完全模型,将时序电路中的时钟信号引入,为非同步时序电路构建出用于测试的单时钟同步电路模型,从而直接用同步时序电路测试生成算法解决非同步电路的测试生成问题。  相似文献   

3.
设计了一种具有GPSI、RIG-B时间码、乳钟、RS232通信和人工录入等多路对时输入的对时终端系统,硬件采用MCU和CPLD组合结构,由MCU管理通信、显示等,而在CPLD内集成IRIG-B解码器和乳钟分频等模块.与传统时序电路相比,该系统具有集成度高、设计灵活等优点,能很好地满足许多领域尤其是军事上应用多冗余对时的要求.  相似文献   

4.
为满足兵器试验中多台设备在不同时刻启动工作的需求,研制了一种多路时间序列控制仪.控制仪由单片机控制电路、时序电路控制模块、输入输出隔离电路以及通讯电路组成,控制仪在接收到启动触发信号后,单片机与FPGA组成的时序电路控制模块根据预先设定延时值输出延时触发信号,经驱动后触发测试设备工作.延时值通过计算机或仪器面板上拨码盘输入.设计的时序控制仪可实现20路独立延时通道,每路可在0~10s(最小步进单位100ns)范围内可调,输出延时触发信号幅度最大为12V,输出脉冲宽度为5ms,延时误差优于2μs.  相似文献   

5.
文中提出了时钟方程的概念,提出了考虑时钟变量时的触发器的特性方程;从而给出了一种既适用于同步时序电路也适用于异步时序电路的分析方法。  相似文献   

6.
异步时序电路设计方法的探讨   总被引:4,自引:0,他引:4  
提出一种异步时序电路中时钟脉冲 C P 如何连接的方法,在此基础上可使异步和同步时序电路的设计统一起来,实现时序逻辑设计的程序化  相似文献   

7.
用流图和状态矩阵对时序电路作识别设计   总被引:1,自引:1,他引:0  
基本低压电器时序电路可用流图和状态矩阵来进行规范系统识别和设计。稳态的时序电路要满足二项基本要求,无过渡态的稳态时序电路要满足4项要求,中分别作了识别和设计的个范例。  相似文献   

8.
针对应用代数法和列表法分析同步时序电路计算逻辑值工作量繁杂且容易出错的缺点,提出了一种基于时序电路的次态共卡诺图的快速分析法,该方法首先求出时序电路中各触发器的次态表达式,然后把各次态表达式表示在同一张卡诺图上,最再把它转换成状态图,以实例介绍了该分析法的应用,展示了其分析速度快,结果又准确的特点。  相似文献   

9.
介绍一种压敏电阻器电气特性测量仪.本仪器在恒流状态下测量压敏电压,在恒压状态下测量漏电流,用积分比较式除法器测量压比.设计了一种时序电路,可对上述3个参数进行自动测量,并提出了仪器向智能化方向发展的设想  相似文献   

10.
本文讨论了同步和异步时序电路中激励和触发信号间的关系,介绍了同步和异步时序电路的统一设计方法.  相似文献   

11.
本文对时序电路故障模拟的一些加速技术进行了探讨,提出并实现了一个功能块级的基于测试码并行的同步时序电路故障模拟方法,对部分ISCAS89 Benchmark电路的模拟结果表明,该故障模拟方法有较好的性能.  相似文献   

12.
文章分析了时序电路内部状态的含义,在此基础上给出了时序电路设计中状态指定的规律方法。这个方法将同步时序电路与异步时序电路设计中的状态指定统一起来。这种方法还可以一次给出最简的状态设置,因而省去了通常的状态化简步骤。对于与状态指定概念上密切相关的状态转换,本文也作了些论述。  相似文献   

13.
本文在研究具有冗余态的同步时序电路的自启动问题的基础上,提出同步时序电路的设计新方法。它不仅适合于具有冗余态的同步时序电路的设计,也适合于完全确定的同步时序电路的设计。新方法的特点在于,直现、简捷、更易于求得能自启动的最简逻辑函数。  相似文献   

14.
以时序逻辑电路设计中的一个实际电路为例,说明卡诺图(Karnaughmaps)在时序逻辑电路自启动设计中的重要作用;并在理论上给出自启动设计必须遵循的充要条件,从而使卡诺图方法这一基本理论在自启动设计中更趋完善。  相似文献   

15.
为了能够在微机上用软件实现不依赖于特定实验装置的数字电路实验 ,开发了基于Windows环境下的数字电路逻辑模拟软件DCLSS .软件采用图形输入方式 ,元件模型为五值、三强度及上下跳变延迟 ,模拟算法采用表驱动方法、时间映射方式、门级和功能级混合模拟 .该软件能够模拟组合逻辑电路、同步和异步时序逻辑电路及部分GAL等可编程逻辑元件组成的电路 .并重点介绍了软件所采用的元件模型及模拟算法  相似文献   

16.
本文介绍用时序机流程图设计数字系统的方法。这种方法的基本设计思想是用时序机流程图和降维图来描述数字系统的控制过程,再选择适当的集成电路来实现。本文通过对三相积分式数模转换器控制逻辑的设计来说明这种设计方法。  相似文献   

17.
用流图法和状态矩阵设计低压电器电路时,卡诺图法分配控制函数能较好满足无过滤态和有过渡态的时序电路设计。本分别给出了两种电路的设计实例。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号