共查询到18条相似文献,搜索用时 78 毫秒
1.
2.
3.
介绍了一种基于DSP+FPGA的高速数据采集系统的设计方案,结合TMS320VC5402定点DSP芯片强大的数据处理能力与FPGA构成线性流水阵列结构.该系统能够以80Mbps采样速度完成大容量数据的获取,从而使系统具有良好的数据采集性能。在数据处理过程中,本方案提出了用硬件电路方法来实现数据的实时无损压缩存储或转发.从而实现多通道高速并行数据采集的设计思路。 相似文献
4.
5.
6.
7.
8.
9.
介绍了一种高速多通道数据采集系统的时钟同步电路,采用此种时钟同步设计方案,可使多路模数转换器的采样时钟保持很好的同步性。该设计方案具有架构简单、成本低、精度高、易调试等优点,可以满足实际工程需要。 相似文献
10.
针对噪声污染及其控制的解决需要,为提高语音增强系统效能,介绍了一种基于数字信号处理(DSP)并口的高精度多通道同步语音数据采集系统,并对其系统结构、软硬件实现以及三路音频信号的存储器直接访问(DMA)同步采集进行了分析。该系统针对实际需要而开发,结构简单,扩展方便,实时性好,多路的语音数据达到了良好的同步性,具有较高的应用与推广价值。 相似文献
11.
多路数据采集系统中FIFO的设计 总被引:1,自引:0,他引:1
首先介绍了多路数据采集系统的总体设计、 FIFO芯片IDT7202.然后分别分析了FIFO与CPLD、AD接口的设计方法.由16位模数转换芯片AD976完成模拟量至位数字量的转换,由ATERA公司的可编程逻辑器件EPM7256A完成对数据的缓存和传输的各种时序控制以及开关量采样时序、路数判别.采用FIFO器件作为高速A/D与DSP处理器间的数据缓冲,有效地提高了处理器的工作效率. 相似文献
12.
基于CPLD的多路数据采集系统的设计 总被引:1,自引:0,他引:1
随着数字化生活的到来,数据采集系统在日常生活中的应用越来越显著。模拟信号和数字信号之间的转换已成为计算机控制系统中不可缺少的环节。较传统数据采集系统,以可编程逻辑器件实现的数据采集系统具有时钟频率高,内部延时小,速度快,效率高,组成形式灵活等特点。 相似文献
13.
本设计给出某系统中陀螺组合信息处理电路软硬件实际解决方案.系统硬件部分主要包括温度传感器、模数转换模块、电源模块和中央处理器等部分.中央处理器采用TI公司的F2812.软件部分主要包括信息采集、信息计算、误差补偿、温度插值模型、指令接收解析、状态判断、反馈信息等各个模块,在CCS3.3环境下使用C语言开发.经过测试,系统的各项指标达到或超过了预期,取得了令人满意的效果. 相似文献
14.
15.
介绍了一种基于FPGA和DSP的多功能高速数据采集处理系统的设计,该系统的数据采集速度最高可达到105 Msps,运算能力强,通过更改软件可适用于大部分的高速数据处理场合,具有较强的通用性. 相似文献
16.
17.
18.
介绍了一种基于TM320VC5402和STCl2C5A32S2的小功率主动声呐接收信号的处理系统设计方案,并详细阐述了方案硬件系统平台的设计及具体构成,同时也对采集后声呐信号的后续处理做了简要介绍。该数据采集与处理系统具有一定的通用性和可扩展性.具有一定的工程应用价值。 相似文献