首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 78 毫秒
1.
12位10MS/sCMOS流水线A/D转换器的设计   总被引:1,自引:0,他引:1  
文中介绍了一种六级12位10Msample/s CMOS流水线A/D转换器的设计。该设计方案采用了双差分动态比较器结构,保证了处理模拟信号的精度与速度;采用冗余编码技术,进行数字误差校正,减小了多种误差敏感性,避免了由于余量电压超限而导致的失码,并降低了采样/保持电路和D/A转换电路的设计难度。  相似文献   

2.
一种用于10位100 MSPS流水线A/D转换器的CMOS线性采样开关   总被引:1,自引:0,他引:1  
唐林  杨谟华  于奇  宁宁  梅丁蕾 《微电子学》2005,35(2):199-202
分析了影响CMOS模拟开关性能的主要因素,针对10位100 MHz采样频率A/D转换器对输入信号动态特性的要求,设计了一种适合在3.3V电源电压下工作的CMOS全差分自举开关采样电路。基于0.35μm标准CMOS数模混合工艺,在Cadence环境下采用Hspice对电路进行了模拟。模拟结果显示,其无杂散动态范围达到95 dB,满足了A/D转换器采样保持电路对输入信号高动态范围的要求,也保证了电路的可靠性。  相似文献   

3.
设计并实现了一种12位40 MSPS流水线A/D转换器,并在0.18 μm HJTC CMOS工艺下流片.芯片工作电压为3.3 V,核心部分功耗为99.1 mW.为优化ADC功耗,采用多位/级的系统结构和套筒式运放结构,并采用逐级按比例缩小的设计方法进一步节省功耗.测试结果表明,A/D转换器的DNL小于0.46 LSB,INL小于0.86 LSB;采样率为40 MSPS时,输入19.1 MHz信号,SFDR超过80 dB,SNDR超过65 dB.  相似文献   

4.
提出了一种两相非交叠时钟双SHA结构的12位50 MSPS流水线逐次逼近A/D转换器。电路在OrCAD/PSpice10.5平台上进行仿真和测试。结果表明,该A/D转换器最高采样速率为50 MSPS。在0.05 MHz和0.10 MHz信号输入下,有效位数分别为11.4位和10.7位;在2.00 MHz和4.00 MHz下,有效位数分别为7.4位和7.1位。给出了A/D转换器的总体结构和模块结构,以及测试波形和动态测试结果。  相似文献   

5.
AD9260A/D(模拟数字)转换器和AD9774D/A(数字模拟)转换器,具有极高的分辨率,很高的采样速率,大的信噪比,低的谐波失真,宽的无假频动态范围(SFDR)和低的互调干扰,以及低功耗等特性。其在数字音频和低频工业具有新的应用,比如,可以在一条电话线上以同一频率同时双向传输数字信号,又台几乎可以从天线直接接收主号,进行数字处理。  相似文献   

6.
通过理论分析和实验仿真,提出了一种基于流水线技术的逐次逼近型ADC,分析了电路原理和电路结构;阐述了如何通过流水结构来提高逐次逼近型ADC的性能.相关测试表明,设计的A/D转换器最高转换速度为50 MSPS;在0.5 MHz输入信号下的信噪谐波比为45.7 dB,在4.0 MHz输入信号下的信噪谐波比为31.6 dB.  相似文献   

7.
文中介绍了一种六级12位10Msample/sCMOS流水线A/D转换器的设计。该设计方案采用了双差分动态比较器结构,保证了处理模拟信号的精度与速度;采用冗余编码技术,进行数字误差校正,减小了多种误差敏感性,避免了由于余量电压超限而导致的失码,并降低了采样/保持电路和D/A转换电路的设计难度。  相似文献   

8.
一种视频8位CMOS折叠—插值A/D转换器的设计   总被引:3,自引:0,他引:3  
朱江  邵志标 《微电子学》1998,28(5):299-302,306
CMOS折叠式A/D转换器结构是一种能兼顾面积,功耗与转换速度的新型结构,分析了折叠-插值A/D转换器的原理,着重介绍一种8位CMOS折叠-插值电路的设计考虑和版图设计,最后给出了模拟结果。  相似文献   

9.
10.
基于0.18μm CMOS混合信号工艺,设计了一个低功耗10位30 MS/s流水线A/D转换器.通过优化各级采样电容和运放(0TA)偏置电流,以及使用动态比较器,大大降低了整体功耗.采用增益自举开关,以减少开关非线性;引入数字校正技术,以提高转换精度.当采样时钟频率为32 MHz、输入信号频率为16 MHz时,信噪失真比(SNDR)为59 Db,无杂散动态范围(SFDR)为71 Db.AD(:核心电路版图面积为0.64 mm2,功耗仅为32 Mw.  相似文献   

11.
孟晓胜  王百鸣 《微电子学》2007,37(6):874-877
探讨和研究基于流水线(Pipelined)技术的折叠分级式A/D转换器(ADC),理论分析了它的原理和一般结构,给出了一个具体结构的ADC框图和具体的折叠电路,并得出了实际制作的ADC的测试图。该折叠分级式ADC的输入频率可达到1 MHz,2级折叠电路产生的高2位加上子ADC产生的8位,使A/D转换器可达到10位的分辨率,采样率最大为40 MSPS。  相似文献   

12.
一种高速电流型CMOS数模转换器设计   总被引:3,自引:3,他引:3  
徐阳  闵昊 《半导体学报》2000,21(6):597-601
利用 Z参数噪声网络等效电路的分析方法 ,得到了用器件 Z参数表示的微波双极晶体管噪声参数的表达式 ,通过对微波低噪声双极晶体管的高频参数进行测试和分析 ,并把器件的网络参数和物理参数相结合 ,来对器件的最小噪声系数进行计算和分析 .  相似文献   

13.
采用TSMC 0.18μm 1P6M工艺设计了一个12位50 MS/s流水线A/D转换器(ADC)。为了减小失真和降低功耗,该ADC利用余量增益放大电路(MDAC)内建的采样保持功能,去掉了传统的前端采样保持电路;采用时间常数匹配技术,保证输入高频信号时,ADC依然能有较好的线性度;利用数字校正电路降低了ADC对比较器失调的敏感性。使用Cadence Spectre对电路进行仿真。结果表明,输入耐奎斯特频率的信号时,电路SNDR达到72.19 dB,SFDR达到88.23 dB。当输入频率为50 MHz的信号时,SFDR依然有80.51 dB。使用1.8 V电源电压供电,在50 MHz采样率下,ADC功耗为128 mW。  相似文献   

14.
在 0.6μmDPDM标准数字CMOS工艺条件下 ,实现 10位折叠流水结构A/D转换器 ,使用动态匹配技术 ,消除折叠预放电路的失调效应 ;提出基于单向隔离模拟开关的分步预处理 ,有效压缩了电路规模 ,降低了系统功耗 .在5V电源电压下 ,仿真结果为 :当采样频率为50MSPS时 ,功耗为 12 0mW ,输入模拟信号和二进制输出码之间延迟为2.5个时钟周期 ,芯片面积 1.44mm2 .  相似文献   

15.
韩雁  王泽  方斌 《微电子学》2005,35(5):461-464,469
文章介绍了流水线电压型结构A/D转换器的一种改进设计。该6位A/D转换器采用6个相同的处理单元级联,每个处理单元(内部倍乘作差单元统一设计)对所输入的模拟信号进行量化,输出一位数字信号,并把经该级处理后剩下的量化噪声信号传入下一处理单元,如此下去,直至最后一个处理单元。电路采用0.6μm双阱、双多晶硅、双金属线的标准CMOS工艺实现,芯片面积为2.05 mm×1.95 mm=3.9975 mm2,共有28个I/O管脚。  相似文献   

16.
采用CMOS/SIMOX工艺制作1Msam ple/s 8 位A/D转换器。该A/D转换器采用半闪烁型结构,由两个4 位全并行A/D转换器实现8 位转换。电路共有31个比较器,采用斩波稳零型结构,具有结构简单和失调补偿功能。电路由2100 个器件组成,芯片面积为3.53 m m ×3.07 m m  相似文献   

17.
石红 《微电子学》1996,26(6):409-412
介绍了一种带接口的单片CMOS10位电流型乘法D/A转换器的设计及工作方式。着重阐述逻辑电平转换、控制逻辑的结构设计及其工作方式。在不修调电阻网络的情况下,该D/A转换器在5V、15V下,其线性误差、微分误差、满刻度误差均能达到10位精度  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号