共查询到17条相似文献,搜索用时 78 毫秒
1.
12位10MS/sCMOS流水线A/D转换器的设计 总被引:1,自引:0,他引:1
文中介绍了一种六级12位10Msample/s CMOS流水线A/D转换器的设计。该设计方案采用了双差分动态比较器结构,保证了处理模拟信号的精度与速度;采用冗余编码技术,进行数字误差校正,减小了多种误差敏感性,避免了由于余量电压超限而导致的失码,并降低了采样/保持电路和D/A转换电路的设计难度。 相似文献
2.
一种用于10位100 MSPS流水线A/D转换器的CMOS线性采样开关 总被引:1,自引:0,他引:1
分析了影响CMOS模拟开关性能的主要因素,针对10位100 MHz采样频率A/D转换器对输入信号动态特性的要求,设计了一种适合在3.3V电源电压下工作的CMOS全差分自举开关采样电路。基于0.35μm标准CMOS数模混合工艺,在Cadence环境下采用Hspice对电路进行了模拟。模拟结果显示,其无杂散动态范围达到95 dB,满足了A/D转换器采样保持电路对输入信号高动态范围的要求,也保证了电路的可靠性。 相似文献
3.
4.
5.
AD9260A/D(模拟数字)转换器和AD9774D/A(数字模拟)转换器,具有极高的分辨率,很高的采样速率,大的信噪比,低的谐波失真,宽的无假频动态范围(SFDR)和低的互调干扰,以及低功耗等特性。其在数字音频和低频工业具有新的应用,比如,可以在一条电话线上以同一频率同时双向传输数字信号,又台几乎可以从天线直接接收主号,进行数字处理。 相似文献
6.
7.
8.
一种视频8位CMOS折叠—插值A/D转换器的设计 总被引:3,自引:0,他引:3
CMOS折叠式A/D转换器结构是一种能兼顾面积,功耗与转换速度的新型结构,分析了折叠-插值A/D转换器的原理,着重介绍一种8位CMOS折叠-插值电路的设计考虑和版图设计,最后给出了模拟结果。 相似文献
9.
10.
11.
探讨和研究基于流水线(Pipelined)技术的折叠分级式A/D转换器(ADC),理论分析了它的原理和一般结构,给出了一个具体结构的ADC框图和具体的折叠电路,并得出了实际制作的ADC的测试图。该折叠分级式ADC的输入频率可达到1 MHz,2级折叠电路产生的高2位加上子ADC产生的8位,使A/D转换器可达到10位的分辨率,采样率最大为40 MSPS。 相似文献
12.
一种高速电流型CMOS数模转换器设计 总被引:3,自引:3,他引:3
利用 Z参数噪声网络等效电路的分析方法 ,得到了用器件 Z参数表示的微波双极晶体管噪声参数的表达式 ,通过对微波低噪声双极晶体管的高频参数进行测试和分析 ,并把器件的网络参数和物理参数相结合 ,来对器件的最小噪声系数进行计算和分析 . 相似文献
13.
采用TSMC 0.18μm 1P6M工艺设计了一个12位50 MS/s流水线A/D转换器(ADC)。为了减小失真和降低功耗,该ADC利用余量增益放大电路(MDAC)内建的采样保持功能,去掉了传统的前端采样保持电路;采用时间常数匹配技术,保证输入高频信号时,ADC依然能有较好的线性度;利用数字校正电路降低了ADC对比较器失调的敏感性。使用Cadence Spectre对电路进行仿真。结果表明,输入耐奎斯特频率的信号时,电路SNDR达到72.19 dB,SFDR达到88.23 dB。当输入频率为50 MHz的信号时,SFDR依然有80.51 dB。使用1.8 V电源电压供电,在50 MHz采样率下,ADC功耗为128 mW。 相似文献
14.
15.
16.
17.
介绍了一种带接口的单片CMOS10位电流型乘法D/A转换器的设计及工作方式。着重阐述逻辑电平转换、控制逻辑的结构设计及其工作方式。在不修调电阻网络的情况下,该D/A转换器在5V、15V下,其线性误差、微分误差、满刻度误差均能达到10位精度 相似文献