首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 203 毫秒
1.
《电子科技》2000,(1):36
下图所示的电路只需用两个按钮即可控制LCD的偏置电压。按钮控制X9511的加计数端(PU)或减计数端(PD)即可增加或减少滑动端(Vw)相对电阻低端(VL)的位置,从而改变Q1的基极电流,因此也改变了加在LM337调整端(ADJ)的电流。该电路相当于电阻R1两端并联了一个电阻,因而LM337的输出电压Vout也相应改变。该电路可用于控制LCD/CRT的对比度和亮度等。LCD偏置电流的按钮控制  相似文献   

2.
引言MC68HC908LJ12是 Motorola即将推出的一款八位单片机,主要特点是片内有 LCD驱动模块和 FLASH存储器,拟代替今后会逐渐停产的MC68HC05L1、L5、L16等型号的单片机。MC68HC908LJ12表面贴封装的芯片具有SCI、SPI、内置实时时钟模块RTC、512B RAM以及12KB片内FLASH等特点,其内置LCD驱动模块具有3×27或4×26段LCD驱动能力。  相似文献   

3.
MeasurementoftheResidualModalReflectivityofARCoatingonaSLD¥MADongge;SHIJiawei;LIUMingda;JINEnsun;GAODingsan(JinnUniversity,Ch...  相似文献   

4.
分析了ATM(异步转移模式)网络中恒定比特率(CBR)和可变比特率(VBR)语音通信方式,讨论了ITU-T1997年新颁布的ATM可变比特率业务适配标准AAL2,给出了信元装配实例。针对VBR业务相对CBR业务有较大不同的网络传输时延特性,着重分析了语音信号作为VBR业务采用AAL2适配标准时,通过ATM网络传输时的装配时延问题。  相似文献   

5.
各地的有线电视网络不同程度地存在供电问题 ,如何解决供电对网络传输的影响呢 ?首先应了解电业局的供电线路 ,了解线路的停电情况 ,选择不易停电的线路安放有线网络供电器 ,这样可以减少停电造成的信号中断现象 ,但这种情况不可能完全避免 ,因此 ,笔者设计了一套可以自动实现双回路、多回路供电的电路 ,如图 1所示。图 1  电路分析 :供电器供电正常时 ,- 6 0V经过保险(F1)、电阻 (R1)降压、二极管 (D1)整流、电容 (C1)滤波、稳压 (IC1)到电子开关 (J1) ,J1可使用继电器或固态电子开关等。LED 1用作指示本供电器的状态 ,LE…  相似文献   

6.
JVC公司为开发新一代专业视频产品,最终选用了先进的多米诺(DoMiNo)网络媒体处理技术,此技术缘自LSI逻辑公司。  相似文献   

7.
给出了ATM/AAL网络接口功能图,采用单一的通用结构,此接口能处理几种不同的ALL传输协议,从信元为单位支持CBR和VBR业务。  相似文献   

8.
(上接第 9期 )3.4 视放末级电路该机的视放输出电路采用了共发 -共基级联宽频带视放电路。从N30 1(LA76 88A) (35)~ (33)输出的三基色信号 ,经隔离电阻R333、R334、R335→缓冲放大V314、V315、V316→接插件XS50 1(2 )、(3)、(4 )脚进入CRT驱动板 ,传输到三个共射放大器V50 4、V50 5、V50 6基极 ,并从其集电极直接耦合到V50 1、V50 2、V50 3发射极 ,经共基极放大后由集电极输出 ,把 10 0Vp -p的负极性三基色信号分别经L50 4∥R52 6 ,R52 3;L50 5∥R52 7,R52 4 ;L50 6∥R52 8,R52 5加到显像管KR、KG、…  相似文献   

9.
CHINESEJOURNALOFLASERSBVol.B4,No.l(SeriesNo.19),February20,1995(January/February)CHINESE JOURNALOFL ASERS B Vol. B4, No.1(Series No.19),February 20,199...  相似文献   

10.
本文介绍了ORACLE进程种类和功能,分析了ORACLE的单任务结构和双任务结构,以及相关的影子进程和程序接口的功能,使ORACLE的高级用户更好地了解ORACLE的实现机理,提高ORACLE的性能。  相似文献   

11.
A resistor-coupled Josephson logic (RCJL) [1] decoder was proposed and experimentally tested to satisfy the requirements for a Josephson cache memory. The RCJL decoder is an ac powered latch decoder and is constructed from RCJL AND-OR units. Therefore, it has advantages in regard to higher packing density, reduced decoding time, and intrinsically damped resonance phenomena over interferometer decoders. A 4-bit decoder, consisting of 28 AND-OR units, was fabricated using a 4-µm Pb-alloy technology. A ±14- percent gate-bias-current margin was obtained.  相似文献   

12.
A four-bit full adder circuit implemented in resistor coupled Josephson logic (RCJL) has been designed and successfully tested with 173-ps critical path delay. The full adder circuit uses dual rail logic with emphasis on high-speed operation. An experimental four-bit adder circuit was fabricated using lead-alloy Josephson IC technology with a 5-µm minimum feature size and a 7-µm minimum junction diameter. The circuit consists of 80 devices with 264 junctions. The minimum critical path delay for the ripple carry adder was measured to be 173 ps/4 bits. This result demonstrates the RCJL potential for high-speed digital applications.  相似文献   

13.
The design and fabrication of an ac-powered experimental memory circuit for Josephson cache memories are reported. The circuit contains a memory cell array and a sense circuit. The sense circuit consists of RCJL gates, symmetrical three-junction sense gates, and transmission lines. An experimental memory circuit has been fabricated by 2-µm Pb-alloy processes. A proper circuit operation, has been verified using a bipolar trapezoidal waveform current. A ±23-percent sense current margin and a ±29-percent OR gate bias current margin were obtained. A typical 130-ps sense time was estimated for a 1-kbit memory by computer simulations.  相似文献   

14.
增大传感器振子的质量和静态测试电容可以减小电容式MEMS惯性传感系统的噪声,而深度粒子反应刻蚀工艺由于复杂的工艺原因,当深宽比较大时,不能刻蚀出大质量和大初始电容的传感器.据此,本文研究了一种磁驱动增大检测电容的MEMS惯性传感器,通过电磁驱动器,传感器的静态测试电容可以大幅增加,在梳齿电容上刻蚀阻尼槽后,其机械噪声达到0.61μg每根号赫兹,仿真其共振频率为598Hz,静态位移灵敏度为0.7μm每重力加速度,基于硅 玻璃键合工艺,制作了栅形条电容式惯性传感器,并用电磁驱动的方式测试其品质因子达到715,从而验证了制作工艺的可行性和电磁驱动器改变传感器初始静态测试电容的可行性.  相似文献   

15.
高速长线阵CCD相机主要用于航天推扫系统等高速图像数据的采集。本文以DALSA公司生产的IL-P4线阵CCD为例,研究了一种基于FPGA的高速线阵CCD驱动电路的设计方法,首先,分析了线阵CCD的基本结构和工作原理,并阐述了IL-P4驱动信号的时序要求。在ISE 13.4开发系统上,运用Verilog描述的分频器,设计了基于Xilinx公司的Spartan 3E平台的驱动电路。最后,采用ISIM软件进行仿真,并用示波器测试出FPGA输出的驱动脉冲。仿真和实验结果表明,FPGA输出结果完全符合IL-P4的高速驱动信号时序要求。本研究对长线阵高速CCD驱动电路的设计与实现具有较好的参考价值。  相似文献   

16.
为了定量地得到磁场梯度对a-Si∶H薄膜沉积速率的影响,对单磁场线圈分散场MWECR CVD系统等离子体室和沉积室中用三种方法得到的磁场形貌进行了研究.通过洛伦兹拟合的方法定量地得到了这些磁场形貌的磁场梯度.结果表明,样品台下面放置钐钴永磁体并使磁场线圈电流为137.7A时其衬底附近磁场梯度值最大,样品台下面无钐钴永磁时,磁场线圈电流分别为137.7A和115.2A的磁场梯度值依次为次之和最小.制备a-Si∶H薄膜时,在衬底附近具有高的磁场梯度值可以得到高的沉积速率.通过红外吸收谱技术分析,虽然样品台下面放置钐钴永磁体并使磁场线圈电流为137.7A下能得到最大的沉积速率,但是沿样品台半径方向沉积速率呈现很明显的不均匀分布.  相似文献   

17.
李耿  刘怡  占力  杨家斌  张翔  马蒙蒙 《红外》2023,44(2):41-48
为了降低老化的图像采集设备引入的加性噪声所带来的图像数据冗余,研究了加性噪声对图像和视频的影响,提出用三维块匹配(Block Matching 3D,BM3D)算法处理受噪的静态图像,验证了通过降噪来降低图像信息熵和数据量的方法,进而提出降噪--编码方案。首先采用四维视频块匹配(Video Block Matching 4D,VBM4D)算法对受噪视频进行降噪处理,随后进行H.264编码。经过此方案处理的图像信息熵降低16%,数据量减少38%;在视频质量未显著降低的前提下,编码码流减少59.5%。数据表明该方法能在保证视频质量的前提下显著提升H.264的编码压缩率,促进视频在小带宽通信系统中的传输。与H.264以及神经网络等编码方案相比,该方案复杂度低,能相对实时地处理视频。  相似文献   

18.
利用小波包理论对车载移动电话的接收信号进行小波包变换,通过设定一合适的阈值对变换后的信号进行量化处理.提取出主要由发动机产生的噪声信号,然后用实际检测信号减去小波包变换信号,得出汽车司机的语音信号.从而达到消除噪声的目的。利用MATLAB的小波工具箱对所提出的方法进行验证,结果表明提取后的信号与驾驶员的声音信号十分相似,误差较小,对发动机噪声有明显的抑制作用。  相似文献   

19.
为了降低超声波流量检测过程中噪声对检测精度的影响,采用FPGA器件构建了FIR滤波器,并提出一种新颖的查表法替代滤波器中的乘法运算。试验结果表明,该滤波器设计方法显著降低了FPGA的片内硬件开销,提高了滤波器的运算速度,并具有良好的降噪效果。  相似文献   

20.
真三维活动视频数据的优化研究   总被引:1,自引:0,他引:1  
江寅川  袁杰 《现代电子技术》2012,35(8):116-119,126
提出了一种基于点阵的真三维视频显示技术,该系统利用LED为单元节点组成三维空间阵列,用于显示真三维活动影像。由于数据量巨大,为了加快处理速度,利用CUDA编程模型对计算过程进行优化,把处理过程中可以并行计算的部分交由GPU执行。先把要处理的视频数据传到内存中,由CPU进行一些预处理,然后传到显存,由GPU对视频运动过程等进行处理,处理完后再传到内存,由CPU进行一些后续处理,最终把处理后的数据传出加以显示或存储。通过比较仅由CPU处理与用GPU优化后的计算时间,发现优化后计算速度比优化前快了几十到几百倍,而且数据量越大,优化效果越好,核心多的GPU所得到的加速比大,最后在实验部分给出了用OpenGL仿真的结果。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号