首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
设计一种低抖动电荷泵锁相环频率合成器,输出频率为400 MHz~1 GHz。电路采用电流型电荷泵自举结构消除电荷共享效应,同时实现可编程多种输出电流值。通过具体的频率范围来选择使用的VCO,获得更小的锁相环相位抖动。电路采用0.13μm 1.2 V CMOS工艺,芯片面积为0.6 mm×0.5 mm。Hsim后仿真结果显示当输出频率为1 GHz时,锁相环频率合成器的锁定时间为4.5μs,功耗为19.6 mW,最大周对周抖动为11 ps。  相似文献   

2.
基于SMIC的0.25μm工艺设计了一种输出频率范围为0.32~1.6GHz的电荷泵锁相环频率合成器电路.该电路采用了一种快速鉴频鉴相器和含有双交叉耦合结构的环形振荡器,同时根据电荷泵泵电流匹配的原则改进了电荷泵电路.HSIM仿真显示,锁相环频率合成器的锁定时间为1.3μz,功耗为28mW,锁定范围为5~20MHz,最大周对周抖动仅为50ps(0.8GHz).  相似文献   

3.
设计一款音频范围内的电荷泵锁相环,采用动态D触发器鉴频鉴相器及电流舵差分输入电荷泵。压控振荡器采用了对电容充放电的形式产生震荡波形,实现低频输出。采用HHNEC BCD035工艺并用Cadence软件实现仿真,实现250 kHz频率锁定,锁定时间为80μs,锁定时相位差为75 ns且压控振荡器控制电压纹波为5 mV。  相似文献   

4.
设计了由饱和区MOS电容调谐的环形压控振荡器(RVCO),并将其用于电荷泵锁相环(CPPLL)电路,其中电荷泵部分采用了能消除过冲注入电流的新型电荷泵电路,并采用SmartSpice软件和0.6μm混合信号的CMOS工艺参数进行了仿真。仿真结果表明,此锁相环的锁定时间为5.2μs,锁定范围约为100 MHz,输出中心频率622 MHz的最大周对周抖动为71ps,功耗为198 mW。此电荷泵锁相环电路可以应用于STM 1和STM 4两个速率级别的同步数字体系(SDH)系统。  相似文献   

5.
设计了一种用于电荷泵锁相(CPPLL)快速锁定的动态鉴频鉴相器(PFD).该PFD采用传统结构,利用开关延时动态D触发器预充电,复位时间内输入时钟边沿未发生丢失,有效地消除了盲区.基于TSMC 0.18μm CMOS工艺,用Cadence Spectre对其进行仿真验证.结果显示,采用新型PFD的锁相环,其锁定速度提高40.3%,频率范围达1 MHz~2 GHz.  相似文献   

6.
采用高匹配电荷泵电路和高精度自动频率校准(AFC)电路,设计了一种低功耗低参考杂散电荷泵锁相环。锁相环包括D触发鉴频鉴相器、5 bit数字可编程调频LC压控振荡器(VCO)、16~400可编程分频器和AFC模块。采用高匹配电荷泵,通过增大电流镜输出阻抗的方法,减少电荷泵充放电失配。同时,AFC电路采用频段预选快速搜索方法,实现了低压控增益LC VCO精确频带锁定,扩展了振荡频率范围,且保持了较低的锁相环输出参考杂散。锁相环基于40 nm CMOS工艺设计,电源电压为1.1 V。仿真结果表明,电压匹配范围为0.19~0.88 V,振荡频率范围为5.9~6.4 GHz,功率小于6.5 mW@6 GHz,最大电流失配小于0.2%@75μA;当输出信号频率为6 GHz时,输出相位噪声为-113.3 dBc/Hz@1 MHz,参考杂散为-62.3 dBc。  相似文献   

7.
针对传统的三极管版图具有电流集边效应,本文提出了一种具有独特版图结构的开关管的大电流输出的DC/DC转换控制电路结构,能够大大增强电路的驱动能力。其结构主要包括:比较器,基准电压发生器,占空比可控的振荡器,RS触发器以及大电流输出开关电路。振荡器是由RC电路和比较器组成,为RS触发器提供锯齿波信号,RS触发器另一端信号由比较器提供,通过RS触发器控制大电流输出开关电路,故可添加简单的外围器件搭成升压电路。本设计采用中科渝芯40 V的双极型工艺,实测显示输出管的饱和压降在1.3 V以下时,其最大输出电流可以达到2 A。  相似文献   

8.
吴江  虞致国  王亚军  赵琳娜  魏敬和  顾晓峰 《微电子学》2016,46(4):463-466, 470
基于SMIC 0.13 μm CMOS工艺,设计了一种锁定频率范围为0.25~1.25 GHz的低杂散锁相环频率合成器。该电路采用一种改进的高精度电荷泵,以减小电荷共享、电流失配等非理想效应,降低了相位误差,减少了输出信号的参考杂散;采用压控电阻器作为延迟单元,设计了一种输出频率广、相位噪声低的压控振荡器。Spectre仿真显示,输出电平在0.3~1.1 V范围时,电荷泵的充放电电流失配仅为0.2 %,锁相环锁定后的杂散小于-90 dBm,满足了低杂散的设计要求。  相似文献   

9.
江玮  唐守龙  陆生礼   《电子器件》2007,30(1):167-169,173
设计了一种减小PLL锁定时间的新型电荷泵.该电荷泵电路由频率到无死区鉴频鉴相器电路(PFD)、电压转换电路(FVC)、电压到电流转换电路(VCC)以及一些逻辑控制电路和高精度低失配电荷泵组成.基于Chartered 0.25 μm CMOS工艺库的Spectre仿真结果,锁相环的锁定时间降低到原来的50%.  相似文献   

10.
本文基于SMIC40nmCMOS工艺,设计了一款输入频率范围25~20MHz,输出频率范围2.4~4GHz的电荷泵锁相环(CPPLL).介绍了电荷泵锁相环的整体电路框架,叙述了各子模块电路的设计、仿真验证与整体电路的设计与仿真验证,重点介绍压控振荡器的设计与仿真优化.版图后仿真结果表明,电荷泵电流失配在直流情况下达到0.3%@0.4-1.3 V;压控振荡器的输出频率范围为0.3~4 GHz、在输出频率1 MHz时相位噪声为-93.4 dB@1MHz、锁定时间为1 μs、绝对抖动为1 ps、典型值时的功耗为30 mW、面积为300×300 μm.  相似文献   

11.
徐江  刘元  于奇 《电子元器件应用》2010,12(1):72-74,76
通过研究分析电荷泵锁相环的电路结构,给出了一种应用于超高速ADC的电荷泵锁相环的设计方法。该方法采用动态PFD(鉴频鉴相器)结构和CSA(Current Steer Amplifier)构架的压控振荡器(VCO)结构。在基于3.3V、0.35μm标准工艺在Cadence环境下的仿真结果表明,其VCO的输出频率范围为35MHz~1.3GHz,电荷泵锁相环的功耗为32.68mw,锁定时间仅为2.2μs。  相似文献   

12.
针对电荷泵锁相环的抖动问题,对CMOS电荷泵锁相环的压控振荡器电路进行改进;设计了一种采用增益补偿技术的压控振荡器,实现了可用于DC-DC变换器中与外部时钟同步的电荷泵锁相环.电路设计基于TSMC 0.18 μm CMOS工艺,采用HSPICE软件仿真验证.仿真结果表明,在3.3 V电源电压、-40 ℃~85 ℃温度范围内,该电荷泵锁相环能够与外部时钟同步于1.5 ~3.5 MHz的频率范围,锁定时间小于72 μs,功耗小于1.3 mW.  相似文献   

13.
设计实现了一个快速捕获,带宽可调的电荷泵型锁相环电路。采用了一种利用状态机拓展鉴频鉴相器检测范围的方法,加快了环路的锁定;通过SPI总线实现电荷泵电流配置和调整VCO延时单元的延迟时间,优化了电路性能。芯片采用中芯国际0.18μmCMOS工艺,测试结果表明,锁相环锁定在100MHz时的抖动均方值为24ps,偏离中心频率1MHz处的相位噪声为-98.62dBc/Hz。  相似文献   

14.
一种基于锁相环的COT开关频率锁定技术   总被引:1,自引:0,他引:1  
辛杨立  赵倬毅  王卓  程政  贾丽伟  明鑫  张波 《半导体技术》2018,43(7):496-503,528
提出了一种可以在宽频范围内控制恒定导通时间(COT)电流模环路开关频率的锁相环(PLL)电路.电路采用经典电荷泵锁相结构,针对传统COT锁频方案中瞬态频率锁定速度和频率锁定精度性能无法兼顾的问题,通过一个由三极管构成的电流乘法计算单元引入PLL控制和输入电压前馈信息改变计时电容的充电电流,控制开关频率,保证了电路的锁频速度和精度.此外,锁相环的环路参数在宽电压变化范围内不发生变化,简化了频率补偿网络的设计.采用0.25 μm 60 V双极型-CMOS-DMOS (BCD)工艺对电路进行了仿真和流片,芯片面积为2.83 mm2.结果表明,该电路在200 kHz~1.8 MHz的开关频率内均可以实现良好的频率锁定功能,开关频率的波动幅度小于0.2 kHz,验证了设计的正确性.  相似文献   

15.
设计了一种用于PWM降压型DC/DC的峰值电流环电路,详细地阐述了电路工作原理以及相关计算公式,设计了与之配套的功率管MOSFET的版图布局布线。该电流检测与信号放大电路结构简单,比传统的设计更精确地反映了峰值电流的大小。仿真结果表明,电路的电源调整率达到0.1%;在较大的电源范围内(4.75V~15V)增益保持不变。  相似文献   

16.
文章阐述了一种适用于光纤通信的锁相环(PLL)时钟数据恢复电路结构.该结构采用负阻放大形式构成二阶有源低通滤波器,并用PECL环形延时单元构成压控振荡器(VCO),工作在80 ~500 MHz的频率范围内,峰-峰相位抖动<20 ps,锁定时间<600 ns.实际电路在计算机上仿真成功,版图后仿真验证也已通过,并进行了投片.  相似文献   

17.
采用IBM 0.18 μm CMOS工艺,设计了一款应用于433 MHz ASK接收机中低杂散锁相环的电荷泵电路.设计采用与电源无关的带隙基准偏置电流源和运算放大器,实现了电荷泵充放电电流源的精确匹配,有效抑制了传统电荷泵对锁相环锁定状态中杂散信号的影响.电路在Cadence的Spectre工具下进行仿真,结果表明:当电源电压为1.8 V、参考电流为30 μA、输出电压范围在0.5~1.5 V时,充放电电流精确匹配,杂散小于-80 dB,其性能符合接收机系统要求.  相似文献   

18.
设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。另外,设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相环的锁频范围。该电路基于Dongbu HiTek 0.18μm CMOS工艺设计,仿真结果表明,在1.8 V的工作电压下,电荷泵电路输出电压在0.25~1.5 V变化时,电荷泵的充放电电流一致性保持很好,在100 MHz~2.2 GHz的输出频率内,频率捕获时间小于2μs,稳态相对相位误差小于0.6%。  相似文献   

19.
TPS60100是美国TI公司推出的新型低噪声电荷泵器件,具有输出纹波小、输出电流大、无需电感器等特点,可广泛应用于小体积电池供电设备.本文提出了一种采用TPS60l00电荷泵设计超低纹波DC/DC升压变换器的方法.  相似文献   

20.
基于110 nm CMOS工艺设计了一种应用于HDMI接收端电路的宽频带低抖动锁相环。采用一种改进型双环结构电荷泵,在25~250 MHz的宽输入频率范围内实现了快速锁定。通过高相噪性能的伪差分环形振荡器产生了调谐范围为125 MHz~1.25 GHz的时钟信号。仿真实验结果表明,该锁相环的锁定时间小于1.2μs,在振荡器工作频率为0.8 GHz时,其相位噪声为-100.0 dBc/Hz@1 MHz,输出时钟峰峰值抖动为4.49 ps。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号