共查询到20条相似文献,搜索用时 15 毫秒
1.
基于AD7738的高精度、多通道数据采集系统设计 总被引:1,自引:1,他引:0
介绍了基于AD7738的高精度数据采集系统,系统采用C8051F320单片机、高速光耦,开发出高精度的数据采集系统,通过USB接口实现主机与单片机之间的通信。实验结果表明,在转化速率为1kHz/s时,数据精度可达到19bit。 相似文献
2.
AD7712是美国AD公司推出的低成本24位模数转换芯片,采用Σ-Δ技术,受环境噪声的影响比较小。结合当前实时数据采集系统要求精度髙的问题,提出了一种基于AD7712的高精度实时数据采集系统的设计及具体实现方法。根据系统设计要求,详细给出了硬件电路的设计和软件流程,并应用于现场测试得出结果,证明该数据采集系统完全满足高精度的要求。 相似文献
3.
4.
5.
高精度模数转换器AD7671的原理及应用 总被引:3,自引:0,他引:3
介绍了高精度模数转换器AD7671的工作原理,并在此基础上阐述了基于AD7671和TMS320VC5402进行高速高精度数据采集的实现方法,同时给出了硬件电路的电路围和相应的调试程序。 相似文献
6.
为解决浮空器数据采集速度慢,可靠性低的问题,本文基于浮空器需要对各传感器参数进行可靠测量的目的,采用了以模数转换器AD7891为基础的一种适合浮空器的高速数据采集方法,同时,介绍了AD7891芯片的功能,给出了设计方法和接口电路,通过系列某型系留气球的成功应用试验,验证了该系统非常适合浮空器对数据采集的实时性、准确性及可靠性的要求,为复杂控制算法的实现提供了良好的数据基础。 相似文献
7.
基于AD7656的多路并行同步音频数据采集系统设计与实现 总被引:1,自引:0,他引:1
针对音频BSS(盲源分离)瞬时模型的多信源多传感器问题,提出一种严格的多路并行同步数据采集的ADC方案。首先介绍ADC AD7656的性能特点,提出并实现一种并行同步多路音频数据采集的系统方案。着重介绍AD7656周围电路的设计和控制逻辑的实现,解决多路采集时序及数据分离的难题;设计完成PCI采集系统的数据接口和驱动程序;采用CPLD作控制核心,简化设计,且方便应用的扩展;最后,给出测试结果。该系统已实际应用于相关课题的研究。 相似文献
8.
9.
高精度数据采集放大器AD522及其应用 总被引:1,自引:0,他引:1
AD522是AD公司推出的高精度数据采集放大器,利用它可在恶劣工作环境下获得高精度数据。文中介绍了其主要特点,给出了AD522的典型应用电路,并对AD522在特殊应用情况下的漂移、增益、共模拟制比的调整方法作了说明,最后还指出了AD522的误差形成原因及调整方法。 相似文献
10.
为了满足数据采集系统对输入信号的高速高精度采集,本文重点介绍了模拟前端放大器件选型以及模拟前端信号调理电路的设计,深入的研究了影响数据采集精度的关键技术,给出了ADC电路设计中提高和保持转换精度的要点。系统已经设计完成,并已成功地应用到型号工程中。 相似文献
11.
12.
基于AD7762和FPGA的数据采集系统设计 总被引:1,自引:0,他引:1
为了满足音频数据采集过程中对频率和分辨率等技术指标的要求,设计了一种高速数据采集装置。文中设计采用Altera公司的Cyclone系列FPGA芯片EP1C4F400在QuartusⅡ环境下使用Verilog语言控制ADI公司的AD7762A/D转换器实现数据采集。通过串口将数据传给上位机,完成数据分析和显示功能。FPGA控制整个系统的采集时序。 相似文献
13.
AD9708及其在数据采集系统中的应用 总被引:1,自引:0,他引:1
概述AD9708是ANALOG公司生产的TxDAC系列数模转换器。它是采用单电源供电的低功耗电流输出型14位并行高速数模转换器。AD9708采用 3V或 5V单电源供电,两路电流输出,转换速率高达125MHz,建立时间不大于35ns,转换精度为1/4 LSB。在 5V电源供电的情况下,其功耗为175mW;在 3V电源供 相似文献
14.
高精度AD芯片ADS8364在生理信号数据采集中的应用 总被引:3,自引:0,他引:3
本文介绍了高性能AD转换芯片ADS8364的主要性能及其在生理信号检测系统中的应用方法、并提供了AD转换的部分程序。 相似文献
15.
为了满足数据采集系统对输入信号的高速高精度采集,本文重点介绍了数字后端、时钟电路、电源电路的设计,深入的研究了影响数据采集精度、电路稳定性的关键技术,给出了数字电路、时钟电路和电源电路的详细设计.系统已经设计完成,并已成功地应用到型号工程中. 相似文献
16.
17.
介绍了一个高精度、高信噪比的远距离分布式多通道数据采集系统的设计方法。该系统由前端采集模块和后端解算卡组成,其中前端分布式采集模块负责对模拟信号进行采样并在抗混叠数字滤波后,通过光纤通道将数据传给后端的实时解算卡做进一步的并行解算与分析处理。经最小二乘曲线拟合法测试表明,该采集系统的采样误差小于0.1%。 相似文献
18.
19.
20.
设计并实现了一种基于FPGA的高速数据采集系统,后端系统用于采集目标ADC芯片的数字输出,将采集后的数据传输至PC机再进行分析。数据采集系统采用DDR2 SDRAM存储、千兆以太网(Gigabit Ethernet,GE)传输设计,在Altera Stratix III FPGA平台上进行了测试与应用,最终成功采集1GByte的数据,连续没有数据丢失。 相似文献