共查询到20条相似文献,搜索用时 15 毫秒
1.
11月14日,英特尔公司宣布推出了面向服务器、工作站和高端个人电脑的英特尔至强5300和英特尔酷睿2四核处理器至尊版系列处理器。这也是业界针对通用个人计算机x86结构的首次4核处理器发布。从去年开始,AMD公司就率先发难,推出了其双核技术的处理器。并将电脑处理器的架构引向多核,大幅提高处理 相似文献
2.
3.
《数字社区&智能家居》2010,(6):117-117
捷波悍马HA09主板针对Intel业已发布的酷睿i7980X六核处理器,AMD酝酿已久的代号"Thuban"的六核处理器也终于浮出水面。作为处理器未来发展的趋势,AMD的六核处理器"Thuban"还未上市便已受到了广泛关注, 相似文献
4.
11月14日,英特尔在全球同步宣布推出面向服务器、工作站和高端个人电脑的英特尔至强5300和英特尔酷睿2四核处理器至尊版系列处理器。随着此次英特尔将四个计算“大脑”装入一枚处理器中,计算机行业也宣告正式进入了四核时代。 相似文献
5.
当前众核已成为构建高性能计算(HPC)超级计算机的主流微处理器架构,为HPC领域E级超算提供强大的算力。随着众核处理器片上集成的运算核心数量不断增加,众多核心对存储资源竞争愈加激烈,“访存墙”问题越来越突出。众核片上存储层次是缓解“访存墙”问题并帮助HPC应用更好地发挥众核处理器的计算优势以提升实际应用性能的重要结构。众核片上存储层次的设计对众核片上系统性能、功耗和面积具有重要影响,是众核结构设计中的重要环节,也是业界的研究热点。由于众核芯片发展历史和片上微体系结构设计技术的不同,以及所面向的应用领域需求不同等原因,目前的HPC主流众核片上存储层次结构并不单一,但从横向比较和各处理器自身纵向发展趋势,以及从HPC与数据科学、机器学习不断融合发展带来的应用需求变化来看,SPM+Cache的混合结构最可能成为今后HPC E级超算系统众核处理器片上存储层次设计的主流选择。在面向E级计算的软件和算法层面,开展针对众核存储层次特点的设计与优化,可以帮助HPC应用更好地发挥众核处理器的计算优势,从而有效提升实际应用性能,因此面向众核片上存储层次特点的软件及算法设计与优化技术也是业界的研究热点之一。... 相似文献
6.
一种面向多核系统的并行计算任务分配方法 总被引:2,自引:0,他引:2
随着多核处理器的普及,目前的大规模并行处理系统普遍采用多核处理器,这对于资源管理和调度提出了更高的要求.提出了基于共享Cache资源划分的方法,建立了面向多核处理器支持Cache资源分配的进程调度模型,设计并实现了并行任务到多核处理器的映射算法,更好地解决了大规模资源管理系统中面向多核处理器的任务分配问题,降低了使用共享Cache的多个进程运行时的相互干扰,提升了应用程序性能. 相似文献
7.
面向国产处理器核心性能提升的实际需求,针对处理器核RTL设计中可能出现的性能缺陷问题,提出了一种基于RT L仿真的轻量级处理器核性能分析框架.该性能分析框架基于定向和随机测试激励,通过对基准处理器核(Base Core)和新一代处理器核(New Core)的RT L设计进行快速模拟仿真,并对模拟结果进行对比分析,从而发... 相似文献
8.
现有的并行代价模型大多是面向共享存储或分布存储结构设计的,不完全适合异构多核处理器。为解决这个问题,提出了面向异构多核处理器的并行代价模型,通过定量刻画计算核心运算能力、存储访问延迟和数据传输开销对循环并行执行时间的影响,提高加速并行循环识别的准确性。实验结果表明,提出的并行代价模型能有效识别加速并行循环,将其识别结果作为后端生成并行代码的依据,可有效提高并行程序在异构多核处理器上的性能。 相似文献
10.
为解决在多核密码处理器算法映射中单密码算法高速实现、多密码算法并行实现和复杂信息安全协议实现带来的数据分配问题,对多核密码处理器密码算法的映射方式进行研究,对多核密码处理器进行任务级划分,构建信息安全系统的使用需求、多核密码处理器密码算法的映射方式和多核密码处理器的数据分配方式三者之间的桥梁,提出一种面向任务级的多核密码处理器的数据分配机制。对比实验结果表明,面向任务级的数据分配机制具有更高的性能和灵活性。 相似文献
11.
12.
13.
《电子计算机与外部设备》2010,(5):82-83
本月配件市场整体呈现出降价的趋势,且降幅巨大。造成这一现象的原因由多方面组成。3月,英特尔发布了全球首款基于32nm的六核处理器Core i7-980X,同时小幅下调了其处理器售价。很快,AMD也将发布其六核处理器,不过它依然是采用45nm。 相似文献
14.
《CAD/CAM与制造业信息化》2010,(2):92-92
2010年3月17日,本刊讯,神达计算机旗下的服务器通路领导品牌TYAN今宣布内建Intel5520/5500芯片组的25款服务器、工作站平台均支持32纳米制程的六核Intel Xeon处理器5600系列(代号Westmere—EP)。3月14至17日在美国拉斯韦加斯的举办的英特尔通路高峰会(ISSNAMO)与3月29日TYAN-英特尔合办的中国研讨会场, 相似文献
15.
为了满足图像处理对处理器性能的高要求,以基于灰度的归一化互相关(NCC)匹配算法为例,采用高性能、低功耗的多核数字信号处理器(DSP)系统,根据归一化互相关算法中模板图像在源图像中逐个像素搜索并计算相关性的特点,将搜索区域分成六个部分并使TMS320C6472的六个核并行搜索计算这六个区域,并在不同图像存储位置采用不同图像和模板大小实现了多核DSP归一化互相关图像匹配算法。实验结果表明,多核DSP具有作为数字信号处理器的高速信号和图像处理的特点,同时可以根据不同算法通过核间任务分配实现多核并行处理。对于归一化互相关灰度图像匹配算法,TMS320C6472六核DSP和单核DSP比较获得接近单核DSP六倍的性能,对于较大尺寸的图像和PC相比也具有一定的性能加速。 相似文献
16.
CPU设计正在由仅开发指令级并行性的单线程单核结构转向利用线程级并行性的多线程多核结构,但至今还没有一个可移植性好并被广泛使用的开源多核处理器模拟器,限制了在这样的结构上开展高质量的研究工作。我们开发了一个多核处理器体系结构模拟器OpenCMP,用于支持当前和未来对多线程多核处理器体系结构关键技术的研究。该模拟器适当地抽象了多核处理器结构,为主流的多核处理器结构研究提供一个可扩展、灵活的模拟工具框架,包括支持对乱序、顺序的处理器核和同时多线程处理器核的模拟,以便对更大的多核设计空间进行比较性研究。本文以支持事务存储模型的多核处理器结构模拟器为例,详细描述了如何通过抽象多核结构和事务存储模型的最基本特性和组成部分,扩展单核处理器模拟器SimpleScalar,设计与实现一个多核处理器模拟器。初步研究表明,与现有的多核处理器模拟器相比,该模拟器能够较好地支持对事务存储模型和基于事务存储模型的多核处理器体系结构的研究. 相似文献
17.
与其它整合主板定位不同,采用AMD890GX芯片组的捷波HA09主板主要面向那些采用4~6核处理器的中高端系统,因此具备更好的做工。 相似文献
18.
基于ARM核处理器的TinyOS实现 总被引:6,自引:0,他引:6
简要介绍了面向无线传感器网络的操作系统TinyOS及其编程语言NesC的特点,详细分析了TinyOS和NesC的编译链接过程,并以AT91M40800为例给出了基于ARM核处理器芯片的TinyOS的实现. 相似文献
19.
由于单核处理器的处理能力已经接近极限,很难再有提高,人们将目光投向了多核处理器体系结构。在处理器体系结构的设计中,体系结构软件仿真技术是最重要的一个方面。本文首先介绍处理器体系结构仿真技术的概念、分类、目的和意义,然后讨论多核处理器体系结构仿真技术的现状和面临的问题;分析了多核处理器软件仿真技术的复杂性;比较和分析了当前主流技术的优缺点。由于多核处理器体系结构的研究处于初期阶段,因此多核处理器体系结构仿真领域面临着诸多挑战和机遇。本文最后指出了多核处理器体系结构软件仿真技术今后的研究方向。 相似文献