共查询到10条相似文献,搜索用时 15 毫秒
1.
一种快速去块滤波器结构 总被引:1,自引:0,他引:1
为了消除由于图象的预测,补偿,变换,量化引起得块效应,H.264/AVC标准中引入了去块滤波器.本文通过采用并行滤波,介绍了一种编解码环中快速实现去块滤波的滤波器结构,分析了该结构的滤波原理以及滤波过程中数据的存储. 相似文献
2.
H.264/AVC中去块效应环路滤波的VLSI实现 总被引:2,自引:0,他引:2
提出了一种适用于H.264编解码环内去块效应滤波的VLSI结构。利用相邻4×4像素块间数据的依赖关系合理组织数据存储顺序,并通过增加本地SRAM,使垂直滤波数据来自本地,读写外部SDRAM的次数减半,从而大大减少滤波处理的周期数。设置转置寄存器,水平滤波和垂直滤波可共用一维滤波电路。仿真结果显示,一个宏块去块效应滤波仅需要230个周期。在0.18μm工艺下,最大频率100M时,综合逻辑门数为14K。 相似文献
3.
4.
H.264去块滤波快速算法的设计与实现 总被引:1,自引:0,他引:1
介绍了H.264去块滤波的基本原理,并基于滤波强度预判的思想提出了一种快速去块滤波算法.通过软件实现验证了该算法在不影响解码图像质量的前提下较标准中的算法节省了约70%的滤波运算量,有效提高了软件解码器的运行速度,有助于H.264解码器实时应用的实现. 相似文献
5.
6.
7.
8.
9.
提出了一种适用于H.264解码器环内去块滤波效应的ASIC结构.该结构利用两个滤波器完成滤波操作,大大减少了滤波处理的周期数(124).同时利用数据间的相关依赖性合理地安排滤波顺序.通过增加SRAM使左边相邻宏块和上边相邻宏块来自本地,减少外部SDRAM的读取次数.同时内置一个32×32bit暂置向量寄存器,完成水平滤波与垂直滤波的交替,使数据流入处理完成后按正确格式送出,减少数据重复读取. 相似文献