共查询到20条相似文献,搜索用时 15 毫秒
1.
介绍一种相控阵天线激励器的设计方法,激励器电路由模拟电路部分和数字电路部分组成,设计中将主要模拟电路部分集成为一专用集成器件,数字电路部分由可编程逻辑器件CPLD完成设计,并用VHDL描述语言实现设计,CPLD采用美国CYPRESS公司的CY37128P84-125JI器件,相应的开发软件为WARP6.2。 相似文献
2.
文章介绍了设计Multibus双口模块的方法。通过采用CPLD技术来实现模块内部逻辑,简化了模块的逻辑电路设计,提高了整个模块的稳定性和可靠性。达到了优化传统Multibus总线模块采用逻辑门电路和触发器来实现内部逻辑的目的。 相似文献
3.
介绍了AMD/VANTIS公司生产的CPLD在系统可编程MACH逻辑器件的基本结构和功能配置,详细描述了其中央开关矩阵和PAL块等主要组成部分的结构,说明了MACH器件在应用时的逻辑设计、引脚分配以及编译报告文件。给出了选用M4A5-32器件设计的一个可程控和手控的2-N-16可变进制计数器的电原理图。 相似文献
4.
基于CPLD的三相多波形函数发生器设计 总被引:1,自引:0,他引:1
介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序。 相似文献
5.
基于CPLD技术的A/D转换器接口电路设计 总被引:1,自引:0,他引:1
设计了基于CPLD技术的A/D转换器AD574、LED与单片机的接口电路,并做出了相应的软件设计。CPLD的逻辑控制灵活性有利于系统的扩展和修改,在数据采集与控制系统中有广泛的应用前景。 相似文献
6.
本文介绍了CPLD在一种新型超声波微位移传感器及流量测量系统设计中的应用.系统采用了高速复杂可编程逻辑器件CPLD技术,在CPLD芯片内设计有高速双端口RAM,控制采样时序逻辑及CPU接口、总线等电路,采样速率高达80MHz,采样深度1K字节,很好地解决了超声波微位移传感器软件算法对采样的要求,并可实现在线升级,大大提高了系统的整体性能. 相似文献
7.
8.
《电子科技文摘》2006,(10)
0625944自动断电的CPLD〔刊,中〕/Rafael Camarota//电子设计技术.—2006,(7).—104-106(C)0625945复杂可编程逻辑器件的设计技术〔刊,中〕/李文昌//微处理机.—2006,27(3).—14-16(G)介绍了复杂可编程逻辑器件(CPLD)的设计技术,重点叙述了复杂可编程逻辑器件架构的设计,关键单元设计技术。采用0.35μm内嵌Flash工艺进行模拟仿真和全定制版图设计,该复杂可编程逻辑器件(CPLD)具有72个宏单元,系统频率可达85MHz,管脚延时可达7ns。参80625946倒装结构大功率蓝光LEDs的研制〔刊,中〕/伊晓燕//光电子·激光.—2006,17(6).—693-696(E)… 相似文献
9.
对FPGA和CPLD器件的逻辑结构和性能进行比较,阐明电子系统设计中FPGA/CPLD器件选型时应注意的基本原则,并论述FPGA/CPLD与以单片机、DSP为代表的嵌入式系统及SoPC,ASIC等技术相互融合的技术特征和趋势,充分证明FPGA/CPLD器件将与嵌入式系统、SoC/ASIC等技术进一步广泛融合,在广阔的电子设计领域发挥不可忽视的作用。可为以FPGA/CPLD为代表的可编程逻辑器件的扩展应用提供借鉴。 相似文献
10.
基于FPGA/CPLD的通用异步通信接口UART的设计 总被引:6,自引:0,他引:6
UART(通用异步接收发送设备)是一种短距离串行传输接口。在数字通信和控制系统中得到广泛应用。FPGA/CPLD是大规模集成电路技术发展的产物.是一种半定制的集成电路。结夸计算机软件技术(EDA技术)可以快速、方便地构建数字系统。本文介绍一种采用可编程逻辑器件FPGA/CPLD实现UART的方法,将UART的核心功能集成到FPGA/CPLD上,本设计包含UART的发送模块、接收模块和波特率发生器,所有功能的实现全部采用VHDL件描述语言来进行描述。设计、综合、仿真在QUARTUSII软件开发环境下实现。 相似文献
11.
12.
介绍一种针对正、余弦旋转变压器—数字转换器(RDC)模块,用复杂可编程逻辑器件(CPLD)技术实现伺服轴角编码电路设计的方案。分析了轴角编码器系统中14XSZ系列旋转变压器—数字转换器的原理、轴角粗精组合原理及轴角纠错原理。详细介绍了CPLD的内部功能电路、CPLD轴角粗精组合和纠错实现电路,以及CPLD的工作时序图。提出了利用CPLD实现轴角粗精组合处理的方案,并通过了实际系统运行的考验,证明该方案可行。 相似文献
13.
14.
CPLD实现雷达自动增益控制的优化 总被引:2,自引:0,他引:2
复杂的可编程逻辑器件可以完成较大规模的组合逻辑电路设计,提高系统的集成化。本文介绍了复杂可编程逻辑器件和电路设计的一般流程,以及数字自动增益控制电路的组成和采用CPLD设计的实现。 相似文献
15.
白益林 《太赫兹科学与电子信息学报》2007,5(6):401-404
针对雷达波形产生问题,对一种脉冲重复间隔(PRI)抖动信号进行了全数字设计。设计中采用了可变预置计数器技术,脉冲重复间隔采用伪随机码调制。使用VHDL语言编程,结合计算机仿真,并写入一片复杂可编程逻辑器件(CPLD)进行了实验验证。仿真分析和实验结果表明了该方案的可行性。 相似文献
16.
17.
智能PID控制器的CPLD实现 总被引:3,自引:1,他引:2
采用可编程逻辑器件CPLD,实现了一个智能型PID控制器。实验表明,该控制器较常规PID控制器有更好的品质,同时具有高的运算速度和可靠性。 相似文献
18.
本文介绍了一种特殊的硬件实现方法,使用管脚少、成本低、容易得到的逻辑接口器件,例如可编程逻辑阵列(PAL)、可编程逻辑电路(CPLD)或者FPGA。这个连接展现了在AD9860/AD9862模拟信号前端(MxFETM)与ADSP-21535的异步外部存储器总线的控制功能。 相似文献
19.