首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 62 毫秒
1.
硬件描述语言VHDL指称语义的研究   总被引:2,自引:0,他引:2  
VHDL是一种广泛使用的硬件描述语言,但长期以来缺乏严格的形式语义,文章介绍并分析了若干具有代表性的VHDL指称语义的研究工具,在此基础上,简要介绍了作者提出的基于时段逻辑的VHDL语义的框架时对VHDL指称语义的看法。  相似文献   

2.
VHDL语言的可综合性   总被引:2,自引:1,他引:1  
采用VHDL语言输入,综合工具综合的自顶向下的设计方法是当前电子设计发展的趋势。但VHDL语言本身是基于仿真,而不是专为综合而设计的,许多VHDL语言结构在综合时将会引起一系列的问题。本文详细地分析了VHDL语言的可综合性问题。  相似文献   

3.
用VHDL语言实现数字系统   总被引:1,自引:0,他引:1  
通过几个例子讲述了用VHDL语言实现数字系统。首先介绍了多路复用器的实现.其次说明了用VHDL语言编制数字钟.具有时、分、秒、计数显示功能,具有清零、调节小时、分钟、秒的功能,最后谈了实现8位通用寄存器.采用VHDL语言设计数字系统是当今的趋势,是我国电子工业在世界市场上生存、竞争与发展的需要。  相似文献   

4.
金凤莲 《现代电子技术》2005,28(6):115-116,122
介绍了VHDL语言及其基本特点,讨论了VHDL语言在EDA中的诸多优点,并以交通信号灯主控制电路的设计为例,说明了用VHDL语言设计数字电路的方法以及VHDL语言在数字电路设计仿真中的重要作用,给出了交通信号灯主控制电路的时序仿真波形。仿真结果表明VHDL语言应用于数字电路仿真是切实可行的,在跟踪性和快速性方面达到了令人满意的效果。  相似文献   

5.
指出了电类专业的学生,应该熟悉掌握VHDL语言,探讨了把硬件描述语言引入数字电路教学首先要向学生介绍VHDL语言设计的基本内容,然后要求学生完成一个VHDL语言的综合设计。实践表明,这种方法有助于克服学习VHDL语言中的一些难点。  相似文献   

6.
VHDL设计电路优化探讨   总被引:3,自引:0,他引:3  
CPLD/FPGA设计越来越复杂,使用硬件描述语言设计可编程逻辑电路已经被广泛采用。在应用VHDL语言开发的过程中注意综合质量优化也显得日益重要。文中对应用VHDL时优化其综合质量给出了几点探讨。  相似文献   

7.
VHDL作为数字系统的硬件描述语言已应用多年,并取得了成功。对于模拟系统尚没有一种IEEE标准的硬件描述语言问世,本文介绍正在标准化进程中的模拟硬件描述语言VHDL─A,该语言是VHDL的扩展,在VHDL的基础上加入了可描述模拟系统的对象、类型和结构。  相似文献   

8.
VHDL语言中信号与变量之比较   总被引:1,自引:0,他引:1  
姜田华 《现代电子技术》2004,27(6):86-87,91
阐述了VHDL语言中信号与变量在使用方面的差异,并给出了全部示例的VHDL源程序。对各层次的VHDL用户具有普遍的指导意义。  相似文献   

9.
杨丹 《电子工程师》2006,32(11):53-55
探讨了在使用VHDL(甚高速集成电路描述语言)进行数字电路设计时,如何设置数字电路设计中的数据对象的若干问题。在简单介绍VHDL的发展后给出VHDL的数据对象(常量、信号和变量)一些基本概念的基础上,重点阐述了VHDL设计中的信号与变量这两个极易混淆的数据对象在使用上的区别,并通过若干相似实例程序的仿真波形图显示这一区别;最后给出了应用VHDL进行设计过程中应注意的问题。  相似文献   

10.
随着集成电路技术的高速发展,VHDL已成为设计数字硬件时常用的一种重要手段。介绍EDA技术及VHDL语言特点,以串行加法器为例,分析串行加法器的工作原理,提出了一种基于VHDL语言的加法器设计思路,给出串行加法器VHDL源代码,并在MAX PLUSII软件上进行仿真通过。  相似文献   

11.
VHDL中信号与变量的教学体会   总被引:1,自引:0,他引:1  
针对在VHDL语言课程教学中,如何设置数字电路设计中的数据对象的若干教学问题进行了探讨。文中首先论述了VHDL语言的数据对象的一些基本概念;重点阐述了在教学中如何通过实例使学生能够分清VHDL语言的信号与变量这两个极易混淆数据对象的使用区别;同时,指出了在应用其进行设计过程中应注意的一些问题。从几次的教学效果来看,本文提出的方法对VHDL语言教学,以及VHDL设计都具有一定的指导意义。  相似文献   

12.
分析了硬件描述语言VHDL的特点、结构和描述;说明了基于VHDL进行数字逻辑电路设计的方法;结合实例介绍了VHDL在数字逻辑电路设计中的应用方法。  相似文献   

13.
A method for generation of design verification tests from behavior-level VHDL programs is presented. The method generates stimuli to execute desired control-flow paths in the given VHDL program. This method is based on path enumeration, constraint generation and constraint solving techniques that have been traditionally used for software testing. Behavioral VHDL programs contain multiple communicating processes, signal assignment statements, and wait statements which are not found in traditional software programming languages. Our model of constraint generation is specifically developed for VHDL programs with such constructs. Control-flow paths for which design verification tests are desired are specified through certain annotations attached to the control statements in the VHDL programs. These annotations are used to enumerate the desired paths. Each enumerated path is translated into a set of mathematical constraints corresponding to the statements in the path. Methods for generating constraint variables corresponding to various types of carriers in VHDL and for mapping various VHDL statements into mathematical relationships among these constraint variables are developed. These methods treat spatial and temporal incarnations of VHDL carriers as unique constraint variables thereby preserving the semantics of the behavioral VHDL programs. Constraints are generated in the constraint programming language CLP(R) and are solved using the CLP(R) system. A solution to the set of constraints so generated yields a design verification test sequence which can be applied for executing the corresponding control path when the design is simulated. If no solution exists, then it implies that the corresponding path can never be executed. Experimental studies pertaining to the quality of path coverage and fault coverage of the verification tests are presented  相似文献   

14.
硬件描述语言在电子电路设计中的实现   总被引:1,自引:1,他引:0  
电子设计自动化(EDA)的关键技术之一是采用形式化方法来描述数字系统的硬件电路,VHDL是目前功能最大的EDA硬件描述语言之一。在介绍VHDL特点的基础上,结合设计实例进一步阐明VHDL的易学、简洁、灵活、高教的编程风格。  相似文献   

15.
针对在VHDL语言教学过程中,如何进行算术运算的VHDL描述问题进行了探讨.文中首先论述了VHDL语言描述算术运算的局限性;重点阐述了加运算、减运算、乘运算、除运算、取模运算、取余运算的VHDL描述方法;由于设计的结果是一个专用的算式电路,不运行任何程序,工作的可靠性和稳定性都优于用CPU设计.  相似文献   

16.
VHDL语言在数字电路实验中的应用   总被引:1,自引:0,他引:1  
传统数字电路实验通常采用TTL或CMOS芯片,不能满足现代数字系统设计的要求。而应用VHDL的数字电路实验降低了数字系统的设计难度,因而应用更加广泛。通过介绍VHDL语言及VHDL语言的程序结构和设计流程,以数字钟为例描述VHDL语言设计数字电路模块化、自顶向下的设计方法,从而说明VHDL语言在数字电路实验中的优点,对实验教学有一定的指导作用。  相似文献   

17.
基于VHDL语言的数字电路测试码自动生成   总被引:1,自引:0,他引:1  
本文提出了一种新的基于VHDL语言的组合数字电路测试码自动生成方法。在VHDL语言描述组合数字电路的基础上,建一VHDL语言的编译器,并输入为描述被测电路的VHDL语言,输出结果为描述被测电路功能的一系列逻辑表达式。针对这些逻辑表达式,本文详细地介绍了一种能直接产生电路测试码的算法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号