首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 0 毫秒
1.
文章提出一种适于片内集成的低功耗CMOS晶体振荡电路,使得电路的平均工作电流从几μA下降到1μA。仿真表明在正常情况下,电路的平均工作电流小于1μA。  相似文献   

2.
3.
秦玉浩  朱虹  杨磊  蒋韦 《压电与声光》2014,36(6):1006-1009
分析了恒温晶振工作原理的基础上,提出了改善恒温晶振短期稳定度的方法。通过开展低噪声主振电路设计、高精度控温电路设计、精密双层恒温槽设计及合理选用关键元器件等具体措施,研制出具有优良短期稳定度的10 MHz恒温晶振,并对短期稳定度测试方法进行了研究。通过TSC5115短稳测试仪测试,该10 MHz恒温晶振短期稳定度达到了2×10-13/s,体积为65mm×65mm×35mm。  相似文献   

4.
5.
降低OCXO控温晶振功耗的方法   总被引:1,自引:0,他引:1  
  相似文献   

6.
一种低功耗CMOS晶振电路的设计   总被引:2,自引:0,他引:2  
文章提出一种适于片内集成的低功耗CMOS晶体振荡电路,使得电路的平均工作电流从几μA下降到1μA,仿真表明在正常情况下,电路的平均工作电流小于1μA。  相似文献   

7.
本文提出一种低功耗晶振电路,电路采用一种P管和N管的栅端串联电容的反相器,这种反相器的启动电压低于P管和N管的阈值之和,整体电路消耗的电流大概为传统电路的1/5。此晶振电路基于MXIC 0.5μm仿真模型验证实现,整体电路消耗的功耗电流小于750nA。  相似文献   

8.
提出了一种采用晶振和比较器的结构实现实时时钟RTC的32.768kHz集成晶体振荡电路的方法.设计基于UMC 0.18um工艺参数,并使用Hspice对所设计的电路进行仿真,通过分析其各项性能指标,验证了电路具有起振时间短,波形稳定,功耗低,所占芯片面积小的特点.  相似文献   

9.
提出一种实用的基于软件和硬件相结合的晶振频率微调方法。该方法能够对晶振输出频率进行精确调节,实现对系统晶振频率的在线校准,无需拆卸系统硬件,能够极大地提高频率校准的效率。该方法的频率校准精度较高,由校准软件和硬件带来的误差可低至1.5×10-13,能够满足大部分通信系统的使用要求,可广泛用于通信、雷达、频率合成器等领域。  相似文献   

10.
本文研究了贴片晶振图像尺寸快速检测方法。首先进行对数变换图像增强,提高图像对比度,检测出晶振外接矩形,提取ROI区域;然后检测出ROI区域中所有轮廓,检测出晶振图像内接矩形尺寸。利用OPENCV实现该检测方法,大量实验表明,该方法准确快速,抗干扰性强。  相似文献   

11.
12.
搞好同步激励器高稳晶振的频率准确度及稳定度,是实现中波同步广播指标的重要条件。下面介绍检修过程中的一些经验。附图是H501型高稳晶振及恒温电路的  相似文献   

13.
本文介绍了低噪声高次倍频器的设计原理及低相位噪声晶振16次倍频信号源。  相似文献   

14.
15.
16.
王旭 《压电与声光》2018,40(3):316-318
晶体振荡器是振动敏感器件,通常在振动条件下晶振的相位噪声会恶化。该文分析了抗振恒温晶振(OCXO)的设计方法及影响因素,阐述了振动对晶振相位噪声的影响,并采用微型减振器及低加速度灵敏度晶体谐振器设计了100 MHz超小型抗振恒温晶振。该文研制的100 MHz超小型抗振恒温晶振体积仅为25.4 mm×25.4 mm×15 mm,振动条件下相噪指标最优达到-147 dBc/Hz@1 kHz,达到了预期的研制目标。  相似文献   

17.
分析了石英晶体的等效模型和性能参数,设计了一款基于皮尔斯振荡器的8 MHz晶振电路,主要包括皮尔斯电路、使能控制及隔离电路、偏置电路和整形及电平移位电路.针对数字电路时钟为方波且数字电压域与模拟电压域不同的问题,设计了一个整形及电平移位电路,将晶体振荡器输出的正弦波整形成方波,且电路实现了双电压域工作.基于华宏0.11...  相似文献   

18.
本文对三点测量平均法确定热敏电阻值引入误差进行了定量和理论分析,如何影响模拟温补晶振频率稳定度指标,亦进行了较充分的讨论。  相似文献   

19.
20.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号