首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 46 毫秒
1.
基于DSP的FIR数字滤波器设计与实现   总被引:5,自引:0,他引:5  
分析了FIR数字滤波器的基本原理,在MATLAB环境下利用窗函数设计FIR低通滤波器,实现了FIR低通滤波器的设计仿真.将设计的符合要求的滤波器在TI公司DSP TMS320LF2407A上实现.通过实验结果表明FIR滤波器准确度高、稳定性好,可以有效的滤除干扰信号,设计结果满足性能指标要求.  相似文献   

2.
针对传统乘法运算在FPGA中占用大量硬件资源的弊端,根据FIR滤波器的线性特性,对串行、并行和改进的分布式算法进行研究,利用改进分布式算法在FPGA上对FIR滤波器进行设计,通过查表法完成FIR滤波器的设计,用改进分布式算法设计了16阶FIR滤波器,并在Quartus II 7.0下进行仿真,仿真结果表明,与传统方法相比,该方法能够有效减少硬件资源的使用。  相似文献   

3.
针对传统有限脉冲响应(FIR)滤波器设计方法和神经网络设计方法的不足,在改进使用支持向量机(SVM)设计FIR滤波器方法的基础上,提出了SVM设计FIR滤波器的硬件实现方法.使用理想滤波器的幅值响应训练SVM,得到训练参数,据此构建基于SVM的FIR滤波器的嵌入式系统.软件实现FIR滤波器的训练部分,硬件实现FIR滤波器的测试部分.单次判定测试向量的时间约为3500 ns,滤波准确率可达到98.41%.设计的滤波器具有良好的幅频特性,边界控制精确,逼近理想滤波器.  相似文献   

4.
Laguerre滤波器在抗噪语音识别特征提取中的应用   总被引:1,自引:0,他引:1  
为克服FIR滤波器存在的通阻带特性差、滤波器阶次高等缺点给语音识别系统带来的不利影响,采用Laguerre滤波器组代替过零峰值幅度特征提取中使用的FIR滤波器组进行前端处理。在仔细研究FIR滤波器参数确定方法的基础上,叙述了Laguerre滤波器原理及参数计算方法,并给出了计算结果。孤立词、非特定人语音识别实验结果表明,使用Laguerre滤波器不仅使识别系统抗噪性能优于使用FIR滤波器,而且滤波器阶数也大为下降。  相似文献   

5.
分析了线性相位FIR数字滤波器的工作原理,根据滤波器的技术指标,利用窗函数设计方法。在MATLAB上设计FIR数字滤波器的系数,将设计好的滤波器在DSPTMS320VC5416系统上实现对输入信号的实时数据处理,实验结果表明FIR数字滤波器精度高、稳定性好、灵活性强,可以有效地滤除干扰信号,设计结果满足各项指标要求。  相似文献   

6.
有限脉冲响应(FIR)数字滤波器的设计实质可看作是多参数优化问题。为高效实现FIR数字滤波器,将滤波器的设计转化为滤波器参数优化问题,然后提出差分文化粒子群(DC)算法在参数空间进行并行搜索以获得滤波器设计的最优参数值。提出的差分文化算法结合文化原理差分演进原理,是一种可用于实数优化的多维搜索算法。计算机仿真实验表明在设计FIR数字滤波器设计时,差分文化算法的收敛速度和性能都优于粒子群,量子粒子群以及自适应量子粒子群优化等算法,证明了该方法的有效性和优越性。  相似文献   

7.
数字滤波技术是数字信号处理的一个重要组成部分,滤波器的设计是信号处理的核心问题之一。根据FIR滤波器的原理,提出了FIR滤波器的窗函数设计法,并对常用的几种窗函数进行了比较。给出了在MATLAB环境下,用窗函数法设计FIR滤波器的过程和设计实例。仿真结果表明,设计的FIR滤波器的各项性能指标均达到了指定要求,设计过程简便易行。该方法为快速、高效地设计FIR滤波器提供了一个可靠而有效的途径。  相似文献   

8.
分析了FIR数字滤波器的原理,介绍了采用窗函数法设计FIR数字滤波器的实现过程。Matlab仿真验证了所设计滤波器可以根据需要调整参数,从而实现需要的滤波功能。设计简单、方便,实用性强。  相似文献   

9.
基于混沌粒子群优化算法的FIR数字滤波器设计   总被引:1,自引:0,他引:1  
有限脉冲响应(FIR)数字滤波器的设计,实质上是一个多参数优化问题.将粒子群优化算法与混沌相结合来设计FIR数字滤波器,并用该方法设计了一个高通滤波器.与用Parks-McClellan算法设计得到的高通滤波器进行对比发现,基于混沌粒子群优化算法(CPSO)的FIR滤波器通带波动小,阻带衰减大,从而证明了该算法的有效性和优越性.  相似文献   

10.
基于LabVIEW的数字滤波器的设计   总被引:7,自引:4,他引:7  
LabVIEW是图形化虚拟仪器编程语言,它具有强大的数字信号处理功能。本文介绍了基于LabVIEW的数字滤波器的设计,它集FIR和IIR滤波器于一身,并且FIR滤波器的窗函数、IIR滤波器的模拟滤波器原型及滤波器的参数都很容易通过前面板来改变。仿真表明,所设计的数字滤波器滤波效果良好。  相似文献   

11.
随着多媒体科技的不断进步,语音分离技术的利用越来越广泛,对此传统的FIR滤波器渐渐已经不能够满足越来越高的质量需求,该文介绍了一种基于瑞米兹交替算法(Remez)的优化FIR滤波器的设计方法,同时将此应用在语音分离滤波上,并给出了matlab下的设计结果。  相似文献   

12.
王润志  李莉莉  冯燕尔 《福建电脑》2012,28(3):21-22,35
FIR滤波器因其严格的线性相位特性,对于高保真的信号处理具有广泛的应用价值。本文阐述了FIR数字滤波器的原理、线性相位条件,讨论了窗函数设计方法,并利用VHDL语言基于Kaiser窗函数进行FIR滤波器的仿真设计。仿真表明:借助软件设计实现数字滤波器简便易行,滤波性能指标能较好的达到指定的要求。  相似文献   

13.
基于MATLAB的FIR数字滤波器设计   总被引:2,自引:0,他引:2  
数字滤波是数字信号处理的重要环节.数字滤波器可分为FIR和IIR两大类.文章根据FIR滤波器的设计原理,详细介绍了MATLAB环境下FIR数字滤波器的设计方法和操作步骤,并列出了设计实例程序及运行结果.  相似文献   

14.
林平凯 《福建电脑》2014,(4):136-137,143
本文以传统的窗函数为基础,利用已有的窗函数特性曲线和设计数据,用MATLAB完成FIR数字带通滤波器的前期参数设计。然后采用Xilinx_ISE设置带通滤波器的阶数、系数的位数、输入信号位数等参数。最后用ModelSim工具进行时序仿真,得到输出结果,并进行修正优化。  相似文献   

15.
在高频地波雷达工作过程中,工作频率和带宽需要随着探测距离的远近以及距离分辨率的不同而改变,要求所设计的FIR滤波器的阶数和系数也可以变化.一般传统的滤波器设计,阶数固定,计算复杂度高,耗费资源多,严重制约雷达系统的处理能力.设计以现场可编程门阵列中的BlockRAM和乘法器为核心,采用单乘法器串行运算结构,有针对性地设计了一种阶数在1 ~256可调,系数可重载的FIR滤波器.所设计滤波器通过仿真软件综合分析,滤波效果明显,硬件资源利用合理.通过配置各种参数可实现不同类型的滤波器,满足了高频地波雷达中对滤波器的各种需求.  相似文献   

16.
基于窗函数设计的FIR滤波器在车辆动态试验中的应用   总被引:1,自引:0,他引:1  
本文对基于窗函数设计方法的FIR滤波器进行了特性分析,并采用Hamming窗函数设计了FIR滤波器,在兼顾实时性要求的基础上,用VisualC 编制了计算程序,应用在车辆换档试验的数据采集系统中,效果良好。  相似文献   

17.
均匀线列阵时域宽带波束形成方法研究   总被引:2,自引:0,他引:2  
时域宽带恒定束宽波束形成技术一般采用特殊频率响应的FIR滤波器组实现对不同频率的加权.对水下常用的均匀线列阵,利用切比雪夫方法设计了形成宽带恒定束宽波束的权值.通过对切比雪夫方法设计权值特性的分析,推导出实现加权的FIR滤波器组的相位响应关系式.根据推导结果得出设计的FlR滤波器组应为一组斜率不同的线性相位响应FIR滤波器.推导了滤波器组相位响应的计算公式.给出三种特殊频率响应FIR滤波器设计算法.通过仿真结果比较了三种方法设计的用于实现均匀线列阵恒定束宽加权的FIR滤波器组的性能.  相似文献   

18.
带残余补偿的外推冲激响应低成本FIR滤波器实现   总被引:1,自引:1,他引:0  
基于带残余补偿的外推冲激响应设计技术,利用硬件描述语言编程在集成电路上对FIR数字滤波器进行了综合.该技术利用冲激响应的准周期特性近似滤波器系数,有效降低了FIR滤波器常系数乘法的复杂度,并通过残余补偿降低滤波器阶数,同时应用子项共享技术进一步减少加法器个数.综合结果表明所提方法可以有效节省高阶FIR滤波器硬件资源的消耗,适用于低成本数字系统设计.  相似文献   

19.
FIR滤波器的软件仿真与硬件实现   总被引:3,自引:0,他引:3  
FIR数字滤波器由于具有诸多优点,因而在数字信号处理中得到了十分广泛的应用.介绍了MATLAB环境下FIR数字滤波器的设计、仿真和基于TMS320VC5416DSP硬件平台的实现.详细描述了MATLAB软件平台下FIR滤波器的设计步骤和DSP硬件实现思路.并给出了软件仿真和硬件运行结果.  相似文献   

20.
基于分布式算法的高阶FIR滤波器及其FPGA实现   总被引:2,自引:2,他引:2       下载免费PDF全文
提出一种新的高阶FIR滤波器的FPGA实现方法。该方法运用多相分解结构对高阶FIR滤波器进行降阶处理,采用改进的分布式算法来实现降阶后的FIR滤波器。设计了一系列阶数从8到1 024的FIR滤波器,通过Quartus II 7.1的综合与仿真,以及在EP2S60F1020C4 FPGA目标器件上的实现结果表明,该方法能够有效地减少硬件资源的使用且满足高速实时性的要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号