共查询到20条相似文献,搜索用时 781 毫秒
1.
本文阐述了32位嵌入式处理器S698的设计、实现及其应用设计,并着重介绍了S698处理器芯片的体系结构、功能、片上外设配置,以及S698处理器的芯片开发系统和应用开发系统;本文也简述了基于S698处理器的Compact PCI系统板的应用设计。 相似文献
2.
设计背景ARM处理器是世界上最流行的嵌入式处理器,广泛应用于个人通信等嵌入式领域。本文探讨的是基于普通ARM7核的CPU,在需要通过AV端口的显示器进行显示的方法,如在医疗监视器的显示等。概述采用基于ARM7核的LPC2104芯片,通过直接连接显示器的AV端口,由LPC2104的GPIO通过电平转换,输出显示器所需要的控制信号,在显示器显示声音和图像。系统有相应的按键,进行相应的菜单控制。 相似文献
3.
基于DM642的视频图像实时通信和传输 总被引:1,自引:0,他引:1
文中以DM642为核心处理器,设计了相应的视频采集电路和视频输出端口电路,其中视频采集电路的主要芯片是TVP5150A。视频输出端口电路的主要芯片是SAA7105。论文还给出了系统的软件设计思想以及实际的实现过程:应用DSP/BIOS实时操作系统对系统资源进行初始化和控制,确定系统工作方式,完成任务的调度管理、中断服务管理和外设驱动程序的管理等操作。DM642成功地实现了视频图像的采集处理和传输。 相似文献
4.
5.
6.
《电信技术》2002,(8)
GlobespanVirata公司推出一款针对下一代多住户公寓/智能大厦(MxU)应用的参考设计。通过缩小DSP设备的电路板面积和每端口成本。与现有设计相比,新的48口MxU参考设计可使系统成本降低多达50%。GlobespanVirata公司的MxU参考设计基于该公司的TitaniumG24芯片组和Columbia通信处理器。成本的节约主要得益于采用了高密度的DSLPHY(物理)芯片组Titanium以及在单个器件中集成了汇接、控制和业务管理功能并可同时支持ATM和IP协议的Columbia通信处理器。这一参考设计使得设备制造商可利用单个硬件设计同时满足服务供应商的ATM和I… 相似文献
7.
8.
9.
多核处理器电力芯片是目前多种系统的重要组成部分,设计低功耗电力芯片,能够更好地保证系统正常运行。目前设计的电力芯片低功耗系统运行速度较慢,功耗难以达到用户要求,为此该文应用高密度计算设计了一种多核处理器电力芯片低功耗系统。兼容系统多核处理器与层次化AHB总线,探索处理器电力芯片的整体结构,集中处理存储数据信息,不断调整系统算法参数,通过高密度分析引入矩阵进行数据解析,确保运行过程的安全性。在分析处理器调度性能的基础上,利用高密度处理对数据进行层次化处理,避免数据冗余造成的系统运行故障。实验结果表明,引入所设计系统后电力芯片功耗减少了60%,加速比达到3.992,可以有效提高电力芯片运行性能。 相似文献
10.
11.
12.
自1996年MSP430十六位单片机问世以来,它的低功耗性能及丰富的片内资源受到各方面的好评,本文针对MSP430F13X及MSP43014X系列单片机中的定时器进行介绍,利用定时器A(Timer_A)和定时器B(Timer_B)中的捕获比较寄存器来开发多个串行通信 口,使十六位单片机在通信 领域发挥更大的潜力。 相似文献
13.
视频处理机是基于TI的DSPTM320DM642芯片设计,高速信息处理性能,计算能力达4Gips使视频处理达到理想效果,可以做实时的视频采集,实现复杂的音视频压缩算法,带有以太网口,可以通过网络传输数据。主要应用于网络视频监控和其它复杂图象处理的高速DsP应用。 相似文献
14.
介绍了一种基于ADI公司的双片ADSP-TS201S型DSP芯片的数字信号处理器并行工作模式的设计。采用EPROM加载和链路口加载的方式分别对主片和从片进行程序的引导加载。简单介绍两片DSP的分工工作模式:其中主片DSP可以用于与外部进行数据交互通信和对双片DSP的控制管理;从片DSP可以专用于整个系统核心算法的实现。两片DSP通过DMA中断进行算法的同步以保证整个系统的实时运转。大致介绍系统构成,远程管控的实现方式。详细介绍主片的远程参数数据库和核心算法程序的更新所采用的设计方法。主片接收外部传递的信息及数据采用中断模式进行。 相似文献
15.
16.
传统内窥镜大多基于计算机从而导致设备庞大、不易携带。为此,文中设计了一种脱离计算机的内窥镜视频显示系统,并基于该系统提出一种字符叠加方案。该系统是以FPGA为主控芯片,在FPGA芯片内部搭建Nios II处理器,采用视频解码芯片、编码芯片及相关外设,实现了内窥镜硬件系统的构建。并对系统的视频数据处理流程、ITU656数据协议、图像字符叠加原理和相关程序设计思想进行了阐述。实验结果表明,该系统实现了内窥镜在串口控制下的字符和图像的叠加,具有电路结构简单、低成本、体积小、设计灵活等特点。 相似文献
17.
With the rapid evolution of wireless standards and increasing demand for multi-standard products, the need for flexible RF and baseband solutions is growing. Flexibility is required to be able to adapt to unstable standards and requirements without costly hardware re-spins, and also to enable hardware reuse between products and between multiple wireless standards in the same device, ultimately saving both development cost and silicon area. In this paper a fully programmable baseband processor suitable for standards such as DVB-T/H and mobile WiMAX is presented. The processor is based on the SIMT architecture which utilizes a unique type of vector instructions to provide processing parallelism while minimizing the control complexity of the processor. The architecture has been demonstrated in a prototype chip which was proven in a complete DVB-T/H system demonstrator. The chip occupies 11 mm2 in a 0.12 mum CMOS process. It includes 1.5 Mbit of single port SRAM and 200 k logic gates. The measured power consumption for the highest DVB-T/H data rate (31.67 MBit/s) is 70 mW at 70 MHz. This outperforms both area and power figures of previously presented non-programmable DVB-T/H solutions. 相似文献
18.
基于图像处理系统实时性和大数据量冲突的问题,提出了在图像处理系统中使用双口RAM的方法。介绍了双口RAM的功能和特点,以IDT70V09芯片为例给出了图像处理系统中应用双口RAM的系统架构设计、硬件接口设计、系统软件设计以及FPGA和DSP对双口RAM操作软件的详细设计,并针对双口RAM的端口争用问题与解决方法进行了详细讨论,对系统的印制板设计和电路调试提出了建议。最后对图像处理系统进了功能测试,证明了采用双口RAM设计的系统的稳定性和可行性。 相似文献
19.
Kubosawa H. Higaki N. Ando S. Takahashi H. Asada Y. Anbutsu H. Sato T. Sakate M. Suga A. Kimura M. Miyake H. Okano H. Asato A. Kimura Y. Nakayama H. Kimoto M. Hirochi K. Saito H. Kaido N. Nakagawa Y. Shimada T. 《Solid-State Circuits, IEEE Journal of》1999,34(11):1619-1626
A four-way very long instruction word (VLIW), 312-MHz geometry processor with peripheral component interconnect/accelerated graphic port bus bridge was implemented in a 0.21-μm, 2.5-V, three-layer-metal CMOS process. We adopted (1) a software bypass mechanism, (2) single-instruction multiple-data stream instructions, (3) four sets of floating-point multiply add and accumulate execution units, (4) special condition code registers and a branch condition generator for a clipping operation, and (5) automatic clock delay tuning methodology. As a result of these features, we achieved a performance of 2.5 GFLOPS and 6.5 million polygons per second for a three-dimensional geometry processor, which is the highest published performance as a single geometry processor. The processor is applicable to computer-aided-design systems that require very high graphics performance 相似文献
20.
本文以单片机为核心控制器件,设计了一款简单实用的程控交换信令音控制系统。整个系统由RC文氏桥振荡电路产生450HZ的基准信号音源,采用AT89S52作为控制芯片,根据输入信号的不同状态,产生不同持续时间的高低电平,从而控制模拟开关CD4066的打开和闭合,在开关的输出端得到不同的断续时间的振荡信号,形成不同含义的信号音。 相似文献