首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
基于CPLD和AD9248的高速采集系统的设计与实现   总被引:1,自引:0,他引:1  
设计了一个基于AD9248和CPLD的高速数据采集系统,通过CPLD实现的状态机来控制AD9248的采样,同时把采样数据实时地转存到由SRAM组成的本地大容量存储器中.整个数据采集系统可实现双路信号的50M以上实时采样.  相似文献   

2.
基于CPLD与单片机的高速数据采集系统   总被引:1,自引:0,他引:1  
本文针对新型匝间耐压测试仪中需要高速采集数据的问题提出了一种结合CPLD与单片机的高速数据采集系统设计方案.CPLD产生A/D芯片的控制时序以及SRAM的读写控制时序,单片机输出给CPLD控制A/D转换的启动信号,并通过CPLD读取SRAM中的采样数据该系统具有较好的可移植性.  相似文献   

3.
高速多路实时数据采集处理系统设计   总被引:5,自引:1,他引:5  
肖金球  冯翼  仲嘉霖 《计算机工程》2004,30(24):180-182
介绍了以(PLD)为核心处理芯片的多路数据采集系统的实现方法。该系统通过高速状态机直接将采样数据储存到高速缓冲SRAM阵列中,然后再转存至低速存储器(SDRAM)中,再由CPLD构成的滤波器进行数据处理,整个系统由CPLD和单片微控制器进行联合控制。采用3块TI公司的8位80MSPS的高速单流水线A/D芯片TLV5580采集数据,通过延迟流水采样技术可实现对24路通道,最高采样率为240MHz的模拟信号的采集和处理;采用ALTERA公司的CPLD芯片EPF10K10AFC256-1实现数据处理。通过仿真和调试运行,验证了复杂的数据处理过程被大大简化了,整个系统高速、紧凑,具有良好的抗干扰性。  相似文献   

4.
基于FPGA的连续采样的高速PCI采集卡设计   总被引:1,自引:0,他引:1  
从自主研发的角度,提出了可实现连续采样的高速PCI采集卡的设计方法,其中关键的技术是FPGA的开发;该设计方法对采集卡的原理设计、FPGA的开发以及连续采样的实现进行了研究;板卡利用AD602芯片实现了程控放大;采用了PCI9054接口芯片,与PC机的PCI总线进行通讯;根据采集卡的功能要求,FPGA选择ALTERA公司的EP2C20F256C7;为保证连续采样的实现,FPGA实现了数字信号抽取算法以及双SRAM的交替存取结构;该采集卡具有宽频带、多通道、增益可调、DMA传输、可连续采样等特点,目前已成功的用于水轮机空化噪声的采集.  相似文献   

5.
介绍了一种基于双处理器和双口SRAM的高速图形LED屏的硬件和软件。该系统采用两片单片机分别负责显示扫描和图形变换 ,两者通过双口SRAM连接 ,实现高速图形显示  相似文献   

6.
段峰  段伟 《基础自动化》2001,8(5):45-47,50
介绍了一种基于双处理器和双口SRAM的高速图形LED屏的硬件和软件。该系统采用两片单片机分别负责显示扫描和图形变换,两者通过双口SRAM连接,实现高速图形显示。  相似文献   

7.
高速实时信号采集系统是由高性能ADC、FPGA和QDRⅡSRAM等组成。其中高性能ADC实现模数转换,FPGA与QDRⅡSRAM实现ADC信号的接收、数据重组、存储和传输。重点讲述了FPGA如何接收采样率为2 GS/s的高速ADC数据并保持一定的时序裕量,并通过分析FPGA中资源占用情况可以看到FPGA在高速实时信号采集系统中具有很大的优势。  相似文献   

8.
针对嵌入式微控制器内部自带RAM资源的不足,本文介绍了一种扩展外部SRAM数据存储空间的设计方案.系统采用飞思卡尔Kinetis平台的K60系列MCU,外部SRAM选择ISSI公司的IS61WV102416BLL高速CMOS存储芯片.并自行设计了一款低成本的高速反相器,通过Kinetis平台自带的FlexBus总线模块实现外部SRAM数据存储空间的内存映射,满足了一般高端嵌入式产品需求.  相似文献   

9.
针对连发作战试验的复杂环境,研究一种基于SRAM和Flash的多发连续冲击波智能存储测试系统。该系统以FPGA为核心控制器,利用采集存储技术结合信号触发识别、标记,实现了连续冲击波的多通道智能存储。对4路压阻式传感器的信号调理实现基线自动调节,保证了系统的灵活性与适用性;对SRAM分区存储管理、对Flash进行流水线存储实现了数据的多通道多触发次数下的快速存储。实验结果 表明:测试系统可实现4个通道、1MS/s采样速率、连续32次触发下的信号智能存储,可应用于作战试验中的连续爆炸冲击波测试。  相似文献   

10.
针对一种挖掘机模拟训练器操控系统的测试平台,设计了一种信号采集与处理系统。使用复杂可编程逻辑器件CPLD来控制高速A/D转换器和存储器SRAM,实现高速数据采集;利用DSP来进行整个操控系统的控制以及数据访问和处理。阐述了系统的硬件及软件设计方案,对信号采集及SPI通信等进行了功能性测试,并加以分析。实验结果表明,该系统软硬件设计合理,满足使用要求。  相似文献   

11.
介绍一种基于FPGA的随机脉冲信号快速捕捉系统的系统结构、工作原理和实现方法;该系统完全摆脱了传统数据采集系统在采集深度和采样效率方面的制约因素,能够在整个时域范围内对外部信号进行连续的高速采样;系统工作过程中不需要外部控制器的干涉,完全由FPGA内部的硬件逻辑电路实现对随机脉冲信号的快速、精确捕捉,可靠性高;抗干扰能力强,同时具有很高的采样效率.  相似文献   

12.
倪然  于强 《电脑学习》2001,(1):9-11
采用ADμC812单片机内所含的高性能自校准多通道A/D转换器和双端口SRAM-IDT7007J进行多通道模拟数据采集,主机经ISA总线读取双端口SRAM中的数据,实现了高速数据采集。  相似文献   

13.
随着数字通信技术的发展,对高速大容量数据存储的要求越来越高。本文在分析QDR-Ⅱ SRAM的存储器结构和主要操作时序的基础上,详细介绍了QDR—Ⅱ SRAM控制器的设计以及在高速数据采集系统中的应用。  相似文献   

14.
设计了一种基于DSP和PCI的视频采集卡,以MPEG-4作为视频压缩编码,很好地解决了视频采集对实时性传输的要求;在系统硬件中采用SAA7113 H视频转换芯片,把采集的视频图像转化为数字信号,然后存入两块高速SRAM;同时由CPLD负责控制切换高速双SRAM,以便交替存储视频图像数据;然后用DSP TMS320VC5502作为视频图像处理器,完成对采集视频图像的MPEG-4压缩编码,并且在CPLD控制下将压缩完的数据通过PLX9054接口芯片传输到PC机总线;在系统的软件设计中采用了MPEG-4视频压缩编码算法;最后通过对系统的功能测试和稳定性测试,确保系统设计目标的实现;测试结果表明,系统各项功能和性能指标均符合设计要求。  相似文献   

15.
Tiger SHARC系列的ADSP-TS101是ADI公司开发的一款高性能的利于并行处理的高速信号处理器.为了实现水下多目标定位算法的实时处理,设计并实现了由FPGA和ADSP-TS101构成的多通道同步采样和多处理器并行实时处理系统;该系统采用FPGA的逻辑控制,完成了多通道同步采样.采用多处理器并行结构,完成了多目标定位系统中方位估计算法的实时并行实现,解决了在水下多目标定位系统的多通道同步采样和大数据量的高速实时处理的问题;实验结果证明,该系统具有良好的稳定性和通用性,满足了多目标定位的高速实时处理要求.  相似文献   

16.
基于FPGA的高速时间交替采样系统   总被引:3,自引:3,他引:0  
提出了一种高速高精度数据采集系统的设计。ADC高速采样基于时间交替采样结构实现,以FPGA为逻辑控制芯片,DSP为误差矫正算法处理中心。在对系统总体设计各模块进行介绍的基础上,重点分析了系统存在的偏移误差、时延误差和增益误差,并描述了一种误差矫正方法。通过实验测试,结果表明该设计能够实现1 GS/s的高速采样,并能完成明显的误差矫正。  相似文献   

17.
SEP3203是东南大学自主研发的基于ARM7TDMI的一款微处理器.系统在该处理器的控制下通过FPGA实现对信号的A/D采样和采样后的数据存储.采样数据经过FPGA的算法处理后,SEP3203处理器通过DMA方式将运算结果存储到片外SDRAM,SEP3203与FPGA的数据通信遵循SRAM时序.通过两组FIFO存储A/D数据,系统实现了信号的不间断采集和信号处理的流水线操作.  相似文献   

18.
提出了一种基于CPLD和专用网络芯片的高速网络控制器的设计方法,并且在LED屏控制中实现.采用具有TOE的AX11015芯片实现网络的高速传输,CPLD和SRAM实现数据的高速采集、高速存储和高速处理.实验测试表明:该控制器性能稳定,性价比高,满足系统的设计要求.是一种实现高带宽视频LED屏控制的有效方法.  相似文献   

19.
介绍了一款涵盖任意波形发生器、数据采集系统和逻辑分析仪的电气测试平台的设计过程,着重介绍了逻辑分析仪单元模块的结构和实现方案.该系统以虚拟仪器技术为核心;底层硬件电路上采用现场可编程门阵列FPGA作为程序控制器,选用高速的SRAM作为波形信号的存储单元;上层使用NI公司的LabVIEW软件进行PC机上应用软件的开发;由USB总线实现软硬件间的通信.从而实现了一个界面友好、功能稳定、精度高的电气测试平台.  相似文献   

20.
基于FPGA的一种高速图形帧存设计   总被引:11,自引:1,他引:10  
帧存是图形显示系统的核心部件之一,帧存的设计关系到系统的整体性能。介绍了一种高速图形帧存的设计方法。该高速帧存采用SRAM作为存储体,应用FPGA实现双帧存交替切换、上电清屏等功能,并借鉴电影遮光板的原理实现单帧双扫描功能,增加了系统视频带宽。该帧存已在某型飞机座舱图形显示系统中获得成功应用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号