共查询到20条相似文献,搜索用时 0 毫秒
1.
Scott D.Kulchycki 《电子产品世界》2008,(6):134-137
连续时间∑△调制器 第一枚获业界公认的∑△调制器诞生于1962年,而它事实上是采用了CT电路.此后,利用CT电路来实现∑△调制器便愈来愈普遍,但当开关电容器(SC)电路面世后,大部分的∑△调制器都改以DT环路滤波器来实现.SC电路之所以受欢迎,原因是它不会受信号波形特性的影响.此外,SC积分器的时间常数可随着采样频率而调整,从而提高系统的灵活性. 相似文献
2.
介绍了高性能连续时间Sigma-Delta调制器的系统设计和行为级建模的方法,并通过在噪声整形滤波器中加入一对零点改善了调制器带内信噪比.仿真结果显示,该调制器适用于转换精度14位,转换速率7.8Msps的多bit连续时间Sigma-Delta A/D转换器. 相似文献
3.
4.
5.
<正> 单片机是中文译名,其真正的英文名字为Mi。Ontroer(微控制器),可想而知,单片机的控制功能应该是较强的。事实正是如此,单片机从电路设计到指令功能都体现了适用于控制的特点,谈到控制,这就要求单片机不仅能输出开关量去驱动继电器类的开关控制量,还常常需要输出模拟量,如在工业控 相似文献
6.
本文利用Matlab集成工具箱设计了一款单环三阶三位连续时间Sigma-Delta调制器.与离散时间调制器相比,连续时间调制器虽然对非理想因素较为敏感,但其在功耗、带宽方面却有着突出的表现.本文在设计过程中,加入了零阶反馈环路对额外环路延时进行吸收,并对连续时间调制器最主要的三种非理想特性进行了分析.最终基于65 nm CMOS工艺,设计电路并完成版图,通过spectre仿真,本文设计的调制器在10 MHz带宽下,可以达到78.20 dB的信噪失真比,且功耗仅为5.39 mW. 相似文献
7.
本文描述了一款基于0.18μm标准CMOS工艺设计的12位 125-MS/s 的流水线型模数转换器。为了提高采样的线性度,采用了栅压自举开关和底极板采样技术。其微分非线性和积分非线性分别为0.79 LSB和0.86 LSB。在输入频率为10.5MHz时,本模数转换器可以实现11.05bit的有效位,在输入频率接近奈奎斯特频率时,仍可以达到10.5 bit的有效位。本模数转换器工作电压为1.9V,功耗62 mW,面积1.17 mm2,其中包含片内参考电压产生电路。本模数转换器的FOM值为0.23 pJ/step。 相似文献
8.
提出了一种应用于ADSL数据传输的多位电流模Σ-Δ数/模转换器(DAC)。采用多位Σ-Δ调制器,可以在低过采样率和低调制器阶数下设计出高性能的调制器。通过采用动态元素匹配(DEM)技术,降低了由于电流模DAC(SteeringDAC)电路中电流源单元的不匹配带来的噪声,进一步改善了输出信号的信噪比。 相似文献
9.
国产A/D(模/数)、D/A(数/模)转换器是重点电子产品,属大规模集成电路。我国军用和重点工程对A/D、D/A的需求很大,而目前高位数和高精度的该类产品主要仍靠进口。本文通过研究其失效模式和失效机理,可暴露存在问题,总结经验教训,寻找改进措施,促进该类产品研制与生产水平的提高,以利于国产A/D、D/A的进一步开发和发展。 相似文献
10.
本文提出一个采用三阶滤波器,三位量化器的连续时间ΔΣ 调制器。该调制器对环路延迟,时钟抖动,以及RC时间常数变化具有鲁棒性。在积分器设计中,采用了增益带宽积扩展结构的运放,提高了滤波器的线性度。该芯片使用130nmCMOS工艺设计,可以应用在调频接收机中。测试结果表明,在带宽为500 kHz,时钟为26MHz条件下,该调制器实现了72dB的动态范围和70.7dB的信噪失真比,在1.2V电压下消耗2.52mW功耗。 相似文献
11.
文章针对采样频率为44.1kHz的16位数字音频信号,采用CookBook方法,研究设计了用于过采样率为64倍的音频数模转换器的五阶3比特输出sigma-deha(∑-△)调制器。该调制器通带内信噪比(SNR)的matlab仿真实验结果达到了120dB以上,能够很好的抑制通带内噪声。该调制器设计结构采用前反馈和负反馈分支的∑△型.大大降低了电路的复杂性,使硬件实现十分方便,具有重要的应用价值。 相似文献
12.
提出了一种功能性单电子电路 :神经网络单电子数 /模转换器 ,研究了电路特性。结果表明 ,这种单电子电路有很好的数 /模转换功能 ,加上单电子电路固有的极低功耗 ,可极限密度集成 ,高速度 ,使得这种功能性单电子电路在未来的 ULSI电路设计中具有独特的竞争能力 相似文献
13.
14.
一种0.13μm-200MHz高速连续时间Sigma-Delta调制器设计 总被引:1,自引:0,他引:1
本文在SMIC 130 nm CMOS工艺条件下设计一种高速连续时间Sigma-Delta调制器.该调制器采用了单环3阶一位量化正反馈结构,在采样时钟为128 MHz和过采样率为32的条件下,通过spectre和Matlab仿真验证.该调制器达到了2 MHz的信号带宽和75 dB的动态范围,在1.2V电源电压下其总功耗为20mW. 相似文献
15.
16.
17.
《固体电子学研究与进展》2017,(1)
基于电子不停车收费系统(ETC)接收机的要求,在TSMC018μm工艺下设计并实现一种8bit 32 MS/s流水线型模数转换器。通过详细理论分析确定设计参数和电路模型,通过运放共享以及带有增益自举的套筒式运算放大器和开关电容共模反馈电路降低电路的静态功耗,通过动态比较器以及静态锁存结构降低电路的动态功耗,使得功耗降低为原来的一半。测试结果显示ADC输入摆幅-0.4~0.4V下,功耗5.017mA,非使能状态下功耗0.567μA,信噪比(SNR)49.21dB,有效位(ENOB)7.77bit,无杂散噪声(SFDR)65.41dB,面积580μm×450μm。 相似文献
18.
本文介绍了一个1V 3阶单比特连续时间Sigma-Delta(ΣΔ)调制器。该调制器采用SMIC 0.13um工艺,应用有源RC积分电路实现环路滤波器。本文提出并验证了一种连续时间Sigma-Delta调制器电路设计方法,电路设计效率大大提高。通过使用二级Class A/AB 运算放大器实现了调制器的低功耗性能。本文设计的调制器采用128倍的过采样率,在20K Hz的信号带宽内实现了91.22dB SNDR. 调制器工作在1V电源电压下,总的功耗只有60uW,而且有源芯片面积只有0.12mm2. 相似文献
19.