首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 0 毫秒
1.
万丽华  万波 《福建电脑》2008,24(11):191-191
通过一个示例程序深入剖析了不同类型的数据在机器中的存储格式,并根据IEEE754—1985标准,给出了计算过程.  相似文献   

2.
3.
在软件编制中数据类型的转换常会出现较大误差,通过分析数据在计算机中的存储格式,以及C语言的编译方法,探讨了出现误差的原因,并给出了在C语言编程环境下,浮点数到整型数的正确转换方法.  相似文献   

4.
王崇晖 《微机发展》2003,13(Z1):107-109
在软件编制中数据类型的转换常会出现较大误差,通过分析数据在计算机中的存储格式,以及C语言的编译方法,探讨了出现误差的原因,并给出了在C语言编程环境下,浮点数到整型数的正确转换方法。  相似文献   

5.
IEEE754标准浮点测试向量的生成   总被引:1,自引:0,他引:1  
何立强 《计算机工程》2004,30(19):38-39,64
介绍了在IEEE754标准的规定下生成用于浮点功能部件的测试向量的方法,讨论了测试向量在数据通路上的差错覆盖率,并给出了对该方法的一些改进措施。  相似文献   

6.
通过对浮点数存储方式的分析,指出了浮点数在C语言编程过程中出现的不足,并采用3种方法巧妙地进行弥补和解决,对C语言学习者有一定的指导作用和参考意义。  相似文献   

7.
8.
西门子MICROMASTER变频器在工业中的应用非常广泛,标准的西门子变频器都有一个串行接口。串行接口采用RS485双线连接,其设计标准适用于工业环境的应用对象。在实际应用中.笔者为了满足特定的工程需求.使用单片机开发了专用的变频器控制器,单片机程序采用C语言开发,并利用了RS485与西门子变频器进行通信.来实现对变频器的控制以及变频器参数读取和修改。通信采用通用的串行接口协议(USS),按照串行总线的主一从通讯原理来确定访问的方法。  相似文献   

9.
刘正红 《网友世界》2012,(16):79-80
本文从浮点数的教学过程中,学生遇到的难点问题入手,对IEEE754标准中的浮点数的表示进行分析,对移码、规格化等问题进行分析,解决学生在该部分学习中的困惑,并给出学生在计算机基础理论学习中的一些对策。  相似文献   

10.
在软件编制中数据类型的转换常会出现较大误差,通过分析数据在计算机中的存储格式,以及C语言的编译方法,探讨了出现误差的原因;并给了在C语言编程环境下,浮点数到整型数的正确转换方法。  相似文献   

11.
谢志豪  张敏 《福建电脑》2011,27(8):194-195
本文归纳了浮点数教学过程中一些学生容易感到困惑的问题.针对浮点数不同格式的定义、规格化以及不同机器码表示时规格化浮点数的表示范围等问题进行了详细的分析。通过对学生理解上难点问题的分析总结,从而给浮点数教学理出一个清晰的思路。  相似文献   

12.
高艳平  王爱珍 《福建电脑》2006,(5):86-86,62
本文简要分析了在c语言编译环境下使用scanfΟ函数时浮点数格式不能连接的原因。可能产生错误的几种情况,及解决问题的4种方法。  相似文献   

13.
浮点格式转换的分析与实现   总被引:2,自引:0,他引:2  
针对不同类型浮点数表示不尽相同,不同机型浮点格式的转 换不仅涉及阶码和尾数的表达,还涉及到浮点数存储的方式、位和位域操作等实现起来较繁 琐的问题,分析了其存储方式的异同,开发了一个CBitArray位数组类,结合VAX机型浮点数 与微机浮点数的转换,说明了该方法可简洁方便地实现不同类型浮点格式的转换。  相似文献   

14.
BMP位图文件的存储格式   总被引:2,自引:0,他引:2  
本文简单介绍了位图文件的两种存储格式,并且在VC 6.0下实现了读取位图文件中的数据,用SetPixel()函数在窗口中重现图像,最后在程序中实现了一种存储格式到另一种存储格式的转换。  相似文献   

15.
陈天超  冯百明 《计算机应用》2013,33(6):1531-1539
计算机中进行浮点数加法运算时,需要进行对阶和右规格化操作,该操作会进行舍入处理,这种处理过程会产生误差,浮点数累加运算会造成误差的累积,导致计算结果精度不够甚至计算结果错误。通过实验手段研究单精度浮点数累加过程中不同结合顺序对浮点数累加和误差的影响,探索结合顺序导致计算误差的规律,为多核计算、GPU计算、多处理器计算等计算范型和计算结构提供选择结合方法的依据,便于发挥其并行计算的优势。  相似文献   

16.
用VHDL实现的23位快速浮点数加减法器   总被引:2,自引:0,他引:2  
随着大规模集成电路的不断发展,FPGA/CPLD在数字信号处理、自动控制等方面得到了越来越多的应用.并且伴随着数字化处理技术的不断发展,为满足系统功能的要求,对浮点数运算的速度以及相应占用的资源也就提出了更高的要求.笔者即介绍了以VHDL语言为基础,采用并行算法且计算速度达到33M Hz的,对23住标准浮点数实现的高速浮点加减法运算器,并以Cyclone Ⅱ芯片EP2C20F484为硬件环境,最终进行时序模拟仿真,从而验证该浮点加减法器的正确性和快速特性.  相似文献   

17.
18.
C语言中浮点数的存储格式及其有效数字位数   总被引:4,自引:0,他引:4  
总结了C语言中的单精度型(float)、双精度型(double)和长双精度(long double)浮点数的存储格式,并用简洁的C程序给出了验证;对其表示的十进制数的有效数字位数,从相对误差的角度,给出了判定方法及结论。  相似文献   

19.
针对以前浮点运算依靠软件实现的弊端,提出采用自顶向下的设计方法,模块化的设计思想来实现FPU整个设计,这种设计方法增强了系统的可移植性及可改进性;系统在CycloneⅡEP2C35FC684C6的FPGA上综合实现,验证结果表明,在满足各项功能要求的前提下,其系统最高时钟频率可达到47.4MHZ,提高了浮点运算单元的处理速度。  相似文献   

20.
随着现代电子信息技术的不断发展,人们的生活中出现越来越多的便携式数字设备。为了满足便携式多媒体平台的发展需求,本文利用矢量图的精简、不失真、可编辑性强的特点设计一种动态漫画存储格式。该格式可以在便携式数字设备中高效存储、播放和传输。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号