首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 140 毫秒
1.
基于TSMC O.25μm CMOS工艺,采用分段开关电流结构,设计了一种基于2.5 V电源电压的14位400MS/s D/A转换器.该D/A转换器内置高精度带隙基准源、高速开关驱动电路和改进的Cascode单位电流源电路,以提高性能.D/A转换器的积分非线性(INL)和微分非线性(DNL)均小于0.5 LSB.在400 MHz采样频率、199.8 MHz输出信号频率时,其无杂散动态范围(SFDR)达到85.4 dB.  相似文献   

2.
基于SMIC 0.13μm CMOS工艺,在3.3V/1.2V(模拟/数字)双电源下,设计了一种11位80MS/s的数/模转换器(DAC)。电路采用分段式电流舵结构,高6位为温度计码,低5位为二进制码。该DAC应用于无线通信SoC的模拟前端。IP核尺寸为960μm×740μm,功耗40mW,电路仿真结果显示,DAC的最大积分非线性误差和微分非线性误差分别为0.5LSB和0.3LSB。在20MHz输出信号频率和80MHz采样率下,DAC差分输出的SFDR为80dB。设计的电路已经通过MPW流片验证,给出了DAC芯片照片与实测数据。  相似文献   

3.
基于SMIC 0.13 μm CMOS工艺,在3.3 V/1.2 V(模拟/数字)双电源下,设计了一种11位80 MS/s的数/模转换器(DAC)。电路采用分段式电流舵结构,高6位为温度计码,低5位为二进制码。该DAC应用于无线通信SoC的模拟前端。IP核尺寸为960 μm ×740 μm,功耗40 mW,电路仿真结果显示,DAC的最大积分非线性误差和微分非线性误差分别为0.5 LSB和0.3 LSB。在20 MHz输出信号频率和80 MHz采样率下,DAC差分输出的SFDR为80 dB。设计的电路已经通过MPW流片验证,给出了DAC芯片照片与实测数据。  相似文献   

4.
设计了一个8位50MHzD/A转换器(DAC),采用5+3分段式电流舵差分输出结构,其中高5位采用温度计码方式译码,低3位采用二进制译码方式;从各电路模块设计结构上提高DAC抗di/dt噪声的能力;设计了一个低交叉点开关驱动电路,有效地降低了输出毛刺,减小了数字电路di/dt噪声的影响。采用VIS0.35μmCMOS工艺进行仿真,结果表明,微分非线性(DNL)和积分非线性(INL)均小于0.15LSB。  相似文献   

5.
基于SMIC 40nm CMOS工艺,设计了一种10位100MS/s DAC IP核.该DAC IP核采用6+4分段式电流舵结构,1.1V/2.5V双电源供电,满量程输出电流为20mA.完成了DAC IP核电路和版图的原型设计,提取了物理模型与时序模型,组成基本的数据交付项.对该DAC IP核进行了仿真分析,给出了流片后的测试结果.  相似文献   

6.
佟星元  王超峰  贺璐璐  董嗣万 《电子学报》2019,47(11):2304-2310
针对分段电流舵数/模转换器(Digital-to-Analog Converter,DAC),通过理论分析和推导,研究电流源阵列系统失配误差和寄生效应对非线性的影响,采用电流源阵列QN旋转游走版图布局方案,能够减小电流源系统失配的一次误差,而且版图布线简单,由寄生效应引起的电流源失配较小,利于DAC非线性的优化.基于0.18μm CMOS,采用"6+4"的分段结构,设计了一种10位500MS/s分段电流舵DAC,流片测试结果表明,在输入频率为1.465MHz,采样速率为500MS/s的条件下,无杂散动态范围(Spurious Free Dynamic Range,SFDR)为64.9dB,有效位数(Effective Number of Bits,ENOB)为8.8 bit,微分非线性误差(Differential Non-linearity,DNL)和积分非线性误差(Integral Non-linearity,INL)分别为0.77LSB和1.12LSB.  相似文献   

7.
基于 SMIC 180 nm 标准 CMOS 工艺,设计了一款面积仅为320 μm×150 μm的10 bit分段式电流舵数模转换器(DAC)。该设计采用“5+5”式分段,通过电阻实现高位子DAC的量化阶梯,从而减小高位子DAC所需电流。与原始的电阻量化结构相比,改变电流流向,节约了一半的电流源数量。同时通过校准电阻的方式,有效校准了结构中存在的特殊非理想特性。仿真验证结果表明,本分段电流舵DAC微分非线性(DNL)和积分非线性(INL)最大值分别为0.09 LSB和0.34 LSB,无散杂动态范围为64.52 dB,功耗为8.58 mW。与传统结构相比,该结构面积减小约80%,有效减小分段式电流舵DAC的功耗以及面积。  相似文献   

8.
电流源的失配是制约电流舵D/A转换器精度的一个重要因素.它是一个随机现象,需要用统计的观点进行分析.两个晶体管之间的失配,既与晶体管尺寸有关,又与晶体管之间的距离有关.以往的分析中,只考虑了尺寸相关项,而忽略了距离相关项.文章分析了基于距离相关项的随机误差,推导出每个数码的INL表达式,并用Matlab对不同开关序列下D/A转换器的成品率进行仿真,得出用SG算法优化开关序列,可大大减小距离相关项的影响.  相似文献   

9.
设计了一种12位50 MHz BiCMOS D/A转换器,权衡面积和性能的关系,提出了4 8分段式的电流舵结构,并对所设计的电路进行了仿真,取得了很好的仿真结果。  相似文献   

10.
基于0.18μm CMOS工艺,设计了一种电源电压为3.3 V/1.8 V(模拟电路部分电源电压为3.3 V,数字电路部分电源电压为1.8 V)、最大刷新率为200 MSPS、分辨率为14位的高速D/A转换器(DAC).该DAC采用传统的5-4-5温度计码与二进制权重码混合编码的分段电流舵结构.对电路中的关键模块,如运算放大器、带隙基准源,进行了优化设计;给出了整体电路的版图设计.仿真结果显示,采样频率为200 MHz时,DAC的SFDR为87 dB左右.  相似文献   

11.
本文从D/A与A/D转换器的基本概念和制造技术着手概述,特别对D/A和A/D转换器的应用之主要选择因素,进行了着重说明。随后,提出了D/A和A/D转换器优化品种的原则意见。  相似文献   

12.
朱勤专 《电讯技术》2003,43(6):78-80
通过建立A/D、D/A的数学模型,推导了A/D、D/A实现变频的基本公式,分析了量化噪声和变频损失,总结了其主要特点及其与模拟混频器的区别,说明A/D和D/A实现频率变换是切实可行的,在进行模数、数模转换的同时实现变频,有利于节省器件,简化电路。  相似文献   

13.
To obtain a high resolution CMOS current-steering digital-to-analog converter, the matching behavior of the current source transistors is one of the key issues in the design. At this moment, these matching properties are taken into account by the use of time consuming and CPU intensive Monte Carlo simulations. In this paper, a formula is derived that describes accurately the impact of the mismatch on the INL (integral non-linearity) yield of current-steering D/A converters without any loss of design time.  相似文献   

14.
Based on the discussion of traditional dual-array charge scaling D/A conversion approach, an improved D/A network for successive approximation A/D converter (ADC) is proposed in this letter. With a unit capacitor instead of traditional non-integral scaling capacitor and by adding several additional logic control signals, this novel D/A network is easier to realize in process than traditional dual-array approach. Theoretical analysis and high-level Matlab modeling results prove that this improved D/A network is suitable for embedded SoC applications.  相似文献   

15.
16.
7846RP 16位D/A转换器适合于空间飞行应用,根据 轨道不同,可以承受高于100krad(千拉德)的辐射。该转 换器具有正和负基准输入特性,并有一个片上输出放大器, 用户可以选择单极或者双极输出。  相似文献   

17.
《今日电子》2001,(2):31-34
代码转换器提高DSP效率 TLV320AIC10 16位代码转换器提供连续数据传输,可支持DSP自动缓冲单元,减少因缓冲(最高达64kB)不足而引起的中断。该器件特性有每秒22k的采样速率,一个串行接口,增益范围为-36~24dB的可编程增益放大器,一个2:1模拟多路复用器,以及节能备用模式。其它性能包括:工作电压3~5.5V,在采样速率为每秒8k时功耗为39mW。  相似文献   

18.
19.
20.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号