首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
通用数字计算机 SD-2有一个存取时间为20微秒的磁心存贮器和一个存贮微程序的二极管存贮器。机器的字长为19位,指令系统有31条指令;程序存放在磁心存贮器中。每条指令中的地址码用14位,其中12位用作主地址,一位用作变址地址,另一位作间接地址。第32条指令是无地址指令,用来完成不需要地址的操作。机器采用晶体管逻辑电路。这台用微程序  相似文献   

2.
MCM 6605A 是高速动态随机存取存贮器,具有高性能、低成本,适用于主存贮器、缓冲存贮器和外部存贮器。是按一位4096字编排的,这些存贮器是采用选择氧化 N 沟边硅栅工艺制造的,以使器件的速度、功耗、集成度达到最佳性能。除单个高电平时钟外,所有地址和控制输入是与 TTL 兼容的。全地址译码可作在芯片上,为了使用方便,可与地址寄存器结合起来。整个存贮器的更新是由连续循环通过地址 AO—A4(32周期)的周期完成的。每次最大更新时间是2.0毫秒。  相似文献   

3.
MCM 6604是4096位高速动态随机存取存贮器,它是为了物美价廉地应用于主机和缓冲存贮以及外部存贮器设计。结构为4096×1位,用莫托罗拉高度可靠的 N 沟硅栅工艺制作,使该器件的速度,功耗及密度最佳化。由于使用多路传输行及列地址输入,MCM 6604仅需6个地址线,因此可用莫托罗拉标准的16引线双列直插管壳封装。完整的地址译码与地址  相似文献   

4.
已设计一种随机存取读/写存贮器系统,以满足高速存贮应用的多种需要。包括存贮器体系中的暂存存贮、控制存贮器和缓冲存贮器。基本产品是一种1024字×9位的存贮器卡片式扦件,取数时间为40nS,周期时间为80nS。它合并所有地址缓冲和译码、输出读放和输出互锁电路构成一个完整的功能存贮部件。特点包含每位6mW的低功耗,每平方英时200位  相似文献   

5.
1.CPU 的功能(1)CPU 和存贮器将用 CPU(Central Processing Unit:中央处理机)可以进行算术运算和逻辑运算等指令,按着处理问题的顺序排列起来的指令序列,叫做程序。存放程序和程序中使用的数据的装置是存贮器。在存贮器的存贮区中,一个一个地分布着若干地址。CPU 把地址送到存贮器,从这个以地址表示的存贮区域中,把指令或者数据取出的操作,叫做“读  相似文献   

6.
前言双频存贮方式构成的磁心存贮器是在目前变感组件计算机中采用的一种存贮方式。这种存贮方式能够随机存取和不破坏读出,可以采用误差自动校正码的地址选择方式,能够与变感组件直接连接,但其速度较慢。本文一般地介绍这种存贮器。  相似文献   

7.
孙玮 《自动化仪表》1990,11(2):38-39
本刊1988年第8期曾刊登过作者的《单片机软件编程技巧》一文。现再介绍两个编程技巧。一、给单片机增加两个16位的数据指针寄存器 Intel公司的8031单片机仅有一个16位的数据指针寄存器(DPTR)。它的功能是存放16位的地址。但是我们利用8031的"页寻址方式"的特点可以再增加两个16位的数据指针寄存器,从而给软件编程带来极大的方便,介绍如下。 8031在访问外部数据存贮器时,一般是使用16位地址的指令(MOVX@DPTR,A)等等。在访问外部I/O扩展译码时,一般是使用8位地址指令(MOVX@Ri,A)等。注意在此种情况下,8031的P2口SFR的内容在外部存贮器周期期间将保持在P2口引脚上不  相似文献   

8.
在选择微处理器组成系统时,除了介其指令系统,寻址方式、中断结构等技术特性外,本文所介绍的各微处理器在对存贮器存取时间要求,中断响应时间,总线响应时间等技术指标上的差别,也是考虑系统结构设计的重要因素。一、对存贮器存取时间的要求及等待态的插人由微处理器的时序可以看出,从送出地址到读回数据有一定的时间要求。因此,在一个微型机系统中,  相似文献   

9.
在 EPROM 写入与读出时,不时遇到这样的现象:EPROM 写入是正确的,但读出时却有差错,若仔细观察,又发现差错有一定规律,即写入内容仍是正确的,只不过读出时的顺序改变了。究其原因,原来问题出在地址线的连接上。因为,在只读存贮器的选择电路中,一般地,只读存贮器的地址线直接与 CPU 的低地址连接,而高地址则通过译码器进行控制。因此,要使 EPROM 的内容读写一致,读出  相似文献   

10.
1.引言 ETL MK-6计算机是在两年前由日本电气试验所设计的超高速大型电子计算机。这台计算机所采用的基本线路、存贮器等已在许多文章中介绍过,所以本文只介绍其体系结构。 ETL MK-6计算机的设计目标是:48位的定点加法速度为0.25微秒,乘法平均速度为4微秒。上述速度并未包括存贮器的取数时间及地址的运算时间。  相似文献   

11.
一、引言虚拟存贮器的实质,是将用户地址空间与系统的存贮空间加以区分,并利用硬件和软件自动地实现地址空间与存贮空间的联结与转换。这样,就实现了用户程序与存贮设备的独立性,并可提供比实际主存大得多的地址空间供用户使用。此外,虚存还便于加强系统的保护能力,便于实现信息的共享。  相似文献   

12.
<正> 一、交错存放问题在有些单机控制系统中,现场开关量输入或输出的数目(通常叫I/O点数)往往少于16,因此指令字长只要8位(4位操作码和4位I/O地址码)。如果用的是4位宽的存贮器(例如2114),则为了节约存贮器的片数,可以把操作码和I/O地址码交错存放在4位宽的存贮器里,即一条8位长指令占2个单元。同样,也可以把16位长的指令(4位OPC和112位I/O地址码)交错存放在8位宽的相邻2单元内。图1是交错存放的示意。  相似文献   

13.
本文介绍(莫斯科工程物理学院)通用数字计算机的控制器的设计。该控制器同时采用三地址及一地址指令糸统,并考虑到节省设备、操作快速和灵活性等因素。通用数字计算机采用磁鼓存贮器时每秒能执行300条指令。这个速度比采用磁鼓存贮器的“乌拉尔”、M-3两台计算机快得多。该机的操作存贮器原来采用磁鼓,后改用铁氧体磁心。全机器采用寿命很长的7H8型及69型两种电子管构成。主要元件是板—栅耦合的触发器。  相似文献   

14.
前言HDS-9主存是采用磁芯存贮器,总容量为512K,字长50位,工作周期1.3μs,由36台,32K,25位磁芯体所组成。其中有4台为冗余备用,8位作为海明校验位。对这样庞大容量的磁芯存贮器其关键问题在于稳定可靠工作。它不仅对存贮器的系统方案、线路设计提出高的要求,而且必须对元件选择、工艺结构等都应有严格的要求,其中磁芯元件、磁芯板及磁芯体的质量直接影响磁芯存贮器的可靠性。  相似文献   

15.
一 引言 虚拟存贮器(VS)是一种具有自适应特性的、扩充程序空间的有效手段,它能广泛应用于各种型号的计算机系统中。 随着计算机在现代社会各个领域的不断渗透,诸如大规模分时系统和数据库系统的出现都对计算机存贮系统的地址空间提出了越来越大的要求。虚地址从IBMS/370的24位发展到CDC公司STAR-100的45位,目前这种趋势仍在继续。因此过去一直行之有效的将虚地址翻译成主存实地的定址机构如:段表、页表法,  相似文献   

16.
移动IPV6中使用无状态地址自动配置协议,自动生成新地址.但是由于配置出的新地址,可能与其它节点正在使用的地址相同,发生地址冲突,因此每次均需要进行重复地址检测,占用了大量时间,降低了切换效率.本文提出对无状态地址自动配置协议中EUI-64接口ID的生成方式进行改进,原协议中是在48位MAC地址中间插入4位十六进制字符FF-FE生成64位EUI-64接口ID,改进之处是将原协议中插入的4位十六进制字符FF-FE,更换为移动节点切换前所在子网的16位子网ID.通过这个改进,减少了地址冲突,确保了地址唯一性.  相似文献   

17.
8098单片机存贮器的扩展技术   总被引:1,自引:0,他引:1  
<正> 本文针对8098单片机的结构特点,介绍一种先分区后分“段”的寻址方式,可将其外存空间扩展至8M字节。实践证明,效果非常好,具有一定的推广价值。8098单片机通过与8位数据总线复用的16位地址总线对外部存贮器进行寻址,可寻址64K 外部存贮器空间。但地址0000H~00FFH 被单片机用作特殊功能寄存器和通用寄存器使用,在这部分内部RAM 中不能执行指令码.另外还有一些空间如中断向量空间  相似文献   

18.
Q—bus是DEC公司专用的工业总线,用来在cpu、存贮器和I/O设备接口间传送数据、地址和控制信号.它支持DEC公司16位和32位小型系统,例如,MicropDp—11/23、MicrDpDp—11/73、pDp—11/23—plus和IVAX—630、IVA x—620(和μVA-XⅡ兼容)等工业用微型机.由于DEC工业计算机的广泛应用,因而,有许多公司研  相似文献   

19.
<正> EPROM 是半导体材料制成的可擦除可编程只读存贮器,一般作为计算机系统中存贮程序指令、数据和表格的只读存贮器。一片EPROM 分为地址线、数  相似文献   

20.
引言 一台n个输入端(n位地址)和m个输出端(m位字)的只读存贮器存贮2~n×m位信息、简称为2~n×m位ROS。将单片阵列用作为ROS要依赖于一有效的存贮(写一次)程序(或ROS的定型(Personalization)。通常考  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号