共查询到20条相似文献,搜索用时 187 毫秒
1.
设计了一款基于单片机的数字频率计。电路有信号整形、信号分频、单片机控制及显示模块等部分组成。实现对周期信号的频率测量,测量结果在LCD显示器上显示。测试幅度在0.5V~5V;测试频率在1Hz~1MHz;测量误差≤0.1%。 相似文献
2.
3.
在电子技术中,频率是最基本的电参数之一,它与许多电参数的测量方案,测量结果都有着十分密切的关系,因此频率的测量就显得更加重要。数字频率计是近代电子技术领域重要测量工具之一。数字频率计是在规定的基准时间内把测量的脉冲数记录下来,换算成频率并以数字形式显示出来。测量周期信号的频率,由数字电路来实现。设计中介绍的主要电路有波形整形电路,分频电路,控制电路和控制门,计数、译码、显示电路。本文讲述了数字频率计的工作原理,各分块电路的相关解析,主要集成块的引脚图及其主要功能,对硬件的调试,对调试结果的分析以及此次设计的成果、结论与心得。 相似文献
4.
数字频率计是一种对周期性信号频率进行测量的电子仪器,是电子爱好者常用的仪器之一.本文介绍一种用Arduino制作的数字频率计,它用数码管显示测量频率,频率测量范围为1Hz~7MHz.本频率计具有成本低廉、简单易制的特点. 相似文献
5.
在该系统中,实现光控方波与三角波信号的频率控制和显示输出;系统由光控器件、非正弦信号发生电路、波形整形电路、信号周期检测电路和周期显示电路等四个部分组成。光控器件由光敏电阻组成,随着光强的不同其电阻值也不同,由阻值的变化来决定三角波和方波的频率。波形整形电路由LM311构成的滞回比较器来实现整形,考虑到输入信号会有干扰,故采用滞回比较来实现,具有响应快,精度高的特点。信号周期检测电路模块由单片机构成的频率计来检测。本系统中频率的测量采用直接测频法来实现,而周期是频率的倒数,故可在软件中实现将频率转换成周期。为适应实际工作的需要,本次设计给出了一种较小规模和单片机(AT89C2051)相结合的频率计的设计方案,不但切实可行,而且体积小、设计简单、成本低、可测频带宽,大大降低了设计成本和实现复杂度。在本系统中还实现用按键来实现周期显示与频率显示的切换,频率测量范围是1Hz~50KHz,周期显示为20us~999ms。硬件电路是用MULTISIM绘图软件绘制而成,软件部分的单片机控制程序,是以KeilC做为开发工具用C语言编写而成,而频率计的实现则是选用MULTISIM仿真软件来进行模拟和测试。 相似文献
6.
7.
8.
9.
文章通过对相位重合检测技术的分析,提出了基于此理论并用ARM7作为主控芯片的高精度频率计的设计方法。该设计方法通过捕捉相位之间的重合点,能够有效消除±1个字的计数误差。在此基础上由于ARM7具有32位的处理器内核以及流水线技术,使得频率计的测量速度和精度比传统的使用16位单片机设计的频率计要高很多。本频率计最大测量频率为10MHz。同时本设计采用安捷伦公司生产的恒温晶振10811A作为标准频率,能够有效保证测量精度能够达到10-10量级。为了降低成本,在设计中选用采用ARM7芯片内部的计数器以及用简单的逻辑电路进行设计。由于其测量精度要超过多周期同步测量法,而成本又比模拟内插法和游标法低很多,因此此频率计拥有很广泛的市场前景。 相似文献
10.
FPGA/CPLD在数字系统开发的应用日益广泛,影响到生产生活的方方面面。电子计数式频率计在各种电子测量领域应用广泛。为了降低频率计的量化误差,提高频率测量精度,在Quartus Ⅱ9.0开发环境下,用VHDL语言设计了一种能在1 Hz~100 MHz频率范围内使频率测量相对量化误差小于10-5的高精度数字频率计,仿真结果表明,所设计的数字频率计达到了设计精度要求,并能准确显示测量数值。最后,以Cyclone Ⅱ系列EP2C20F484C7芯片为硬件环境,验证了各项设计功能的正确性。 相似文献
11.
12.
基于CPLD的简易数字频率计的设计 总被引:2,自引:0,他引:2
CPLD器件的出现给现代电子设计带来了极大的方便和灵活性,使复杂的数字电子系统设计变为芯片级设计,同时还可以很方便地对设计进行在线修改。首先介绍了频率计的测频原理,然后利用CPLD芯片进行测频计数,从而实现了简易数字频率计的设计。此频率计的设计采用基于VHDL的"Top-Down"(自上而下)的设计方法,从系统总体要求出发,自上而下地逐步将设计内容细化,最后完成系统硬件的整体设计。所设计的电路在GW48系列SoPC/EDA实验箱上通过硬件仿真,下载到目标器件上运行,能够满足实际测量频率的要求。 相似文献
13.
14.
等精度频率计是在数字逻辑电路中的典型应用,它也是现代微电子领域中不可缺少的测量仪器。本设计就是根据等精度的测频基本原理,提出的整体设计方案。以FPGA芯片为核心电路,采用VHDL语言编写子电路程序组建出顶层原理图,通过运用QuartusⅡ软件,进行编译仿真,最后下载到实验电路板。依照实际中频率计的使用情况,设计了八位数码管显示的等精度频率计,能够提高频率测量的精准度,减少测量误差。 相似文献
15.
16.
数字频率计属于时序电路,它主要由具有记忆功能的触发器构成.数字频率计是一种基本的仪器,本论文介绍了一种数字频率计的设计原理,并用十进制数字显示,它具有精度高,测量迅速,读数方便等优点.本文设计了实现的简单易制的数字频率计,主要由分频器、整形电路、控制电路、延时电路、计数译码及显示电路构成. 相似文献
17.
18.
汪小会 《电气电子教学学报》2011,33(4):69-70
本文介绍基于FPGA的自适应数字频率计教学课题的设计。该频率计不仅有基本频率范围测量,还设计了超范围频率测量方法。该课题能综合数字逻辑电路知识,作为可编程器件开发的教学实验课题有非常实用性,能够提高数字逻辑电路和可编程器件应用的教学实验水平。 相似文献
19.
基于FPGA的多功能全同步数字频率计设计 总被引:2,自引:1,他引:1
在分析比较现有测频方法优缺点的基础上,介绍全同步测频原理,给出采用AT89C51单片机实现控制,并通过FPGA芯片,在Max+PlusⅡ中运用VHDL语言编程,设计出一个多功能全同步数字式频率计。该设计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求。 相似文献