共查询到18条相似文献,搜索用时 93 毫秒
1.
2.
提出了一种基于CPLD的测距系统控制器,介绍了其电路组成和设计原理,给出了电路设计和实验的主要结果。 相似文献
3.
提出了一种基于CPLD的可编程PWM控制器的设计。通过可编程设计的特点使其可以与微处理器相接口。将该设计作为一个基本内核模块可以在其他CPLD或FPGA应用中被用户所调用。通过仿真波形和实验结果证明,设计达到预期要求。 相似文献
4.
本文采用自顶向下的设计方法,利用可编程逻辑器件CPLD实现一个基于VHDL语言编写的交通灯控制系统,通过外部输入可方便地设定交通灯的延迟时间,使交通灯控制数字电路设计得到了优化,提高了系统的灵活性、可靠性和可扩展性。该系统可以较好地缓解交通压力,并可实现对突发事件进行紧急处理。 相似文献
5.
一种基于CPLD的伪随机序列发生器 总被引:3,自引:0,他引:3
介绍了一种利用 EDA技术 ,在 Altera的 MAX70 0 0 S系列芯片上实现的伪随机序列发生器 ,为产生低成本的电子系统测试信号提供了一种简单易行的方法 相似文献
6.
基于CPLD的水轮发电机组转速监控系统的设计 总被引:1,自引:0,他引:1
给出了采用CPLD的水轮发电机组转速监控系统的设计原理和VHDL的语言描述,该设计具有结构简单、成本低和抗干扰性能强等特点。 相似文献
7.
介绍了一种用CPLD(复杂可编程逻辑器件)作为核心控制电路的测试系统接口,通过对CPLD和TTL电路的比较及CPLD在系统中实现的强大功能,论述了CPLD在测试系统接口中应用的可行性和优越性,简单介绍了VHDL在CPLD设计中的应用。实验证明用CPLD实现的电路具有集成度高、灵活性强、可靠性高、易于升级和扩展等特点。给出了主要电路图和时序仿真图。 相似文献
8.
论述了基于CPLD的WatchDog设计,该设计实现对主机CPU运行状态的监控,若看门狗电路在规定时间内未收到主机CPU的"喂狗"信号,则输出复位信号复位主机CPU,主机可通过配置专用寄存器设置看门狗"喂狗"时间.由于采用VHDL硬件描述语言,容易使设计与其它逻辑设计集成在一起,达到模块化和可重用的效果. 相似文献
9.
10.
基于CPLD的多路数据采集系统的设计 总被引:1,自引:0,他引:1
随着数字化生活的到来,数据采集系统在日常生活中的应用越来越显著。模拟信号和数字信号之间的转换已成为计算机控制系统中不可缺少的环节。较传统数据采集系统,以可编程逻辑器件实现的数据采集系统具有时钟频率高,内部延时小,速度快,效率高,组成形式灵活等特点。 相似文献
11.
12.
主要讨论和仿真基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。以VHDL作为设计的硬件描述语言,在Altera公司的Max PlusⅡ开发平台上进行程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。 相似文献
13.
鉴于教学实验的需要,采用Max PlusⅡ开发平台,VHDL编程实现,基于可编程逻辑器件CPLD设计多波形信号发生器。整个系统除晶体振荡器和A/D转换外,全部集成在一片EPM7256SRC208 15芯片上。他可输出频率、幅度可调的正弦波、三角波、方波、任意波形和两种波形线性组合的10种波形。任意波形模块可由用户自行编辑所需波形数据,经下载在不改变整个系统硬件连接的情况下,输出用户所需的特殊波形,实现了传统的函数信号发生器不具有的一些波形的产生,满足了教学实验和开发新的实验项目对特殊波形的要求。整个设计采用VHDL编程实现,其设计过程简单,极易修改,可移植性强。另外由于CPLD具有可编程重置特性,因而可以方便地更换波形数据,且简单易行,为教学带来极大方便。 相似文献
14.
基于CPLD的电梯控制器的设计与实现 总被引:1,自引:0,他引:1
针对传统单片机设计的电梯控制器外围电路复杂、性能不稳定的缺点,提出了基于CPLD的电梯控制器设计.介绍了基于CPIJD的电梯控制器的总体设计方案,描述了其内部功能模块的工作原理,利用硬件描述语言VHDL.设计出6层楼的电梯控制器,在Max PlusⅡ集成软件环境中进行编译、仿真、调试及综合,并下载到芯片中以实现其功能. 相似文献
15.
16.
17.
介绍一种采用大规模可编程逻辑器件CPLD来控制步进电机的方法,对电机的控制方式为四相八拍。通过对CPLD进行编程,从而对电机达到启动,停止,正转,反转的控制。采用的编程语言为VHDL语言,使用的编程环境为MAX+PLUS II。最后通过软件仿真达到精确的仿真结果。 相似文献
18.
采用硬件描述语言(VHDL)和层次化、模块化的设计方法,对整个数字滤波器进行多层次功能模块的划分,并完成了各个层次模块的设计,并将所有模块进行组合,设计了并行无限长脉冲响应(I2R)数字滤波器。使用Max PlusⅡ软件进行各层次功能模块的设计输入、设计处理和校验,用波形编辑器绘制了仿真的时序波形图。将事先编写好的VHDL程序编译后,并下载到目标器件上。整个设计过程在计算机上调试,灵活方便,设计周期很短。 相似文献