共查询到10条相似文献,搜索用时 46 毫秒
1.
提出了两种新的电路技术,在降低多输入多米诺\"或门\"的动态功耗的同时减小了漏电流,并提高了电路的噪声容限.采用新的电路技术设计了八输入多米诺\"或门\"并基于45nm BSIM4 SPICE 模型对其进行了模拟.模拟结果表明,设计的两种新多米诺电路在同样的噪声容限下有效地降低了动态功耗,减小了总的漏电流,同时提高了工作速度.与双阈值多米诺电路相比,设计的两种电路动态功耗分别降低了8.8%和11.8%,电路速度分别提高了9.5%和13.7%,同时总的漏电流分别降低了80.8%和82.4%.基于模拟结果,也分析了双阈值多米诺电路中求值点的不同逻辑状态对总的漏电流的影响. 相似文献
2.
利用休眠晶体管、多阈值和SEFG技术(源跟随求值门技术),设计了一种新型的p结构多米诺与门.HSPICE仿真结果表明,在相同的时间延迟下,与标准双阈值多米诺与门、标准低阈值多米诺与门和SEFG结构相比,提出的新型多米诺与门的漏电流分别减小了43%,62%和67%,噪声容限分别增大了3.4%,23.6%和13.7%.从而有效地解决了亚65nm工艺下多米诺与门存在的漏电流过大,易受干扰的问题.分析并得到了不同结构的休眠多米诺与门的漏电流最低的输入矢量和时钟状态. 相似文献
3.
亚65nm工艺新型p结构多米诺与门设计 总被引:1,自引:1,他引:0
利用休眠晶体管、多阈值和SEFG技术(源跟随求值门技术),设计了一种新型的p结构多米诺与门.HSPICE仿真结果表明,在相同的时间延迟下,与标准双阈值多米诺与门、标准低阈值多米诺与门和SEFG结构相比,提出的新型多米诺与门的漏电流分别减小了43%,62%和67%,噪声容限分别增大了3.4%,23.6%和13.7%.从而有效地解决了亚65nm工艺下多米诺与门存在的漏电流过大,易受干扰的问题.分析并得到了不同结构的休眠多米诺与门的漏电流最低的输入矢量和时钟状态. 相似文献
4.
5.
6.
针对部分移动基站的组合电源开通时,出现交流漏电流断路器跳开的现象,以DMA14-48/50风冷开关电源模块为例,分析了开关电源的漏电产生原因,并对其漏电流值进行了计算和测试。交流漏电流断路器经常跳开的主要原因是交流线路传输压降过大,为此提出了解决问题的办法。 相似文献
7.
本文提出一款工作在亚阈值(200 mV)区域且具有极低泄漏电流的亚阈值SRAM存储单元。该存储单元采用自适应泄漏电流切断机制,该机制在没有带来额外的动态功耗和性能损失的前提下,同时降低动态操作(读/写操作)和静态操作时的泄漏电流。差分读出方式和可配置操作模式的应用,使得本文设计在亚阈值条件下(200 mV)仍然保持足够的鲁棒性。仿真结果表明,相比于参考文献中的亚阈值存储单元本文设计具有:(1)在不同的工艺角下,均具有较大的读噪声容限和保持噪声容限;(2)在动态操作和静态操作时均具有极低的泄漏电流。最后,我们将该存储单元成功的应用于IBM 130nm工艺下的一款 bits存储阵列中,测试结果表明该存储阵列可以在200 mV电源电压条件下正常工作,所对应功耗(包括动态功耗和静态功耗)仅0.13 μW,是常规六管存储单元功耗的1.16%。 相似文献
8.
针对大型LED显示屏驱动中恒流源功率较小、调光不便捷,其开关特性导致的噪声大的问题,提出一种体积小,适用功率大且纹波效果较好的智能优化式恒流LED驱动设计方法。该设计在以往低电流的基础上进行改进,通过运放反馈调节将输出电流的开关特性转换为线性,辅以通断RCD回路(峰值吸收回路)和构建优化式大电流环式PCB布局,能进行光源检测的电流转脉宽式精准调光,输出能够较完善地抑制开关噪声。该设计方法能实现上位机网络远程数字调光,内、外部模拟调光,多路板载级联的智能控制。实验表明:该恒流驱动输出电流可达10A,功率可达370W,输出电流误差小于1%,驱动光源光功率稳定,光照分布均匀,具有较好的纹波效果,稳定可靠。 相似文献
9.
铝电解电容器的低漏电研究与控制 总被引:1,自引:0,他引:1
介绍了铝电解电容器漏电流产生的根源,分析了影响漏电流的因素,通过研制工作电解液、选用高品质材料、改进制造工艺来控制铝电解电容器的低漏电。 相似文献
10.