共查询到18条相似文献,搜索用时 78 毫秒
1.
24通道高精度A/D数据采集模块的研制 总被引:2,自引:1,他引:1
为了满足声纳系统对数据采集模块的精度要求,研制了一种基于高精度Σ-ΔA/D数据转换器及FPGA的A/D数据采集模块。采用FPGA实现数据采集控制、数据缓冲及PCI总线控制器等功能,同时利用高精度Σ-ΔA/D数据转换器的超采样率保证了数据采集精度方面的要求。该A/D数据采集模块满足声纳系统对数据采集模块的精度要求,简化硬件电路结构,提高了数据采集的可靠性和稳定性,同时有利于系统的功能升级,为声纳系统应用提供一种经济实用的数据采集模块。 相似文献
2.
3.
4.
5.
基于FPGA的数据采集控制模块设计 总被引:4,自引:3,他引:1
设计以FPGA为基础的数据采集控制模块,克服传统的以单片机或DSP作为控制器带来的采集速度和效率上的瓶颈,同时显示部分创新性地采用了VGA标准接口,大大提高了显示系统的兼容性。设计的控制模块主要由四个部分组成:数据采集部分、数据缓存部分、按键控制部分和图形显示部分。在设计过程中,用VHDL语言来编写程序,利用Max+PlusⅡ软件对各模块进行仿真。从仿真结果可以看出,该模块能够实现数据的实时采集和采集结果的便捷显示,达到了作为数据采集主控模块对外围电路的良好控制。 相似文献
6.
基于FPGA的数据采集系统设计 总被引:12,自引:4,他引:8
设计了以FPGA为核心逻辑控制模块的高速数据采集系统.设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程.FPGA模块设计使用VHDL语言,在Max+PlusⅡ中实现软件设计和完成仿真.本文给出了一些模块的仿真图形.整个采集系统可实现24路最大工作频率为100 kHz的现场模拟信号采集和4路频率信号采集,且该系统也采集8路系统内部通道信号以达到自校验功能. 相似文献
7.
8.
介绍基于FPGA的高速数据采集系统,设计采用Altera公司的FPGA芯片结合AD7787芯片及USB模块芯片。设计系统具有采集速率快、便携性好、功耗小等特点,对基于FPGA数据采集技术的推广具有现实意义。 相似文献
9.
10.
11.
12.
基于ARM和FPGA的微加速度计数据采集系统设计 总被引:3,自引:1,他引:3
基于常用的MEMS惯性器件微型加速度计,介绍一种采用ARM和FPGA架构来采集加速度数值的设计方案,微加速度计的模拟输出信号经A/D芯片转换后由FPGA进行处理和缓存,然后ARM接收FPGA的输出数据并对数据进行显示和存储,对如何用FPGA实现该数据采集系统的传输控制和数据缓存,以及FPGA与A/D转换芯片和ARM的接口设计给出了说明,实现了加速度数值的采集、传输、显示和存储,该方法配置灵活、通用性强,可以较好地移植到相关器件的数据采集系统中。 相似文献
13.
文章以嵌入式和数据采集技术为基础,研究设计并实现了基于ARM+FPGA体系架构面向高速实时数据采集应用的一种实用新型智能控制器。本文阐述了主处理器ARM最小系统、协处理器FPGA最小系统和ARM与FPGA通信接口等硬件系统技术的实现,以及Linux FPGA字符设备驱动程序开发、协处理器FPGA控制程序和主处理器ARM应用程序设计。智能控制器运用FPGA并行运算处理结构的优势,控制ADC进行高速数据采集。FPGA还可配置成软核处理器-Nios II嵌入式处理器,与ARM构成双核处理器系统。智能控制器通过ARM实现对FPGA的管理控制、实时数据采集和丰富外围接口的通信。 相似文献
14.
15.
16.
设计实现一种基于FPGA的视频采集显示系统,包括视频图像的采集、处理与显示3个部分。视频图像部分采用CCD摄像头OV7670作为视频数据的采集,利用在FPGA中构建FIFO并配合SDRAM高速读写实现视频图像数据的高速缓存处理,使用FPGA中构建的Nios II嵌入式内核,实现对SDRAM的控制以及视频数据的TFT液晶实时显示。整个系统获得了较好图像采集、显示效果。 相似文献
17.