首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 78 毫秒
1.
24通道高精度A/D数据采集模块的研制   总被引:2,自引:1,他引:1  
为了满足声纳系统对数据采集模块的精度要求,研制了一种基于高精度Σ-ΔA/D数据转换器及FPGA的A/D数据采集模块。采用FPGA实现数据采集控制、数据缓冲及PCI总线控制器等功能,同时利用高精度Σ-ΔA/D数据转换器的超采样率保证了数据采集精度方面的要求。该A/D数据采集模块满足声纳系统对数据采集模块的精度要求,简化硬件电路结构,提高了数据采集的可靠性和稳定性,同时有利于系统的功能升级,为声纳系统应用提供一种经济实用的数据采集模块。  相似文献   

2.
基于FTDI的USB2.0通信芯片FT2232H和FPGA设计了一种高速、稳定的数据采集系统。采用时分多路复用的方法采集前端的模拟信号,FPGA作为系统的主控核心,FT2232H是USB通信模块的控制芯片,两块单口RAM组成数据的缓存区,结合A/D采样模块组成了数据采集系统。数据的采集、缓存以及传输等操作在 FPGA中并行执行,通信速度达到6.8 Mbyte/s,满足高速的数据采集和传输要求。经实验证明,基于FT2232H的采集系统能够实现稳定、高速的通信。  相似文献   

3.
设计了一种以FPGA为主要控制芯片并通过串口与PC机进行数据通信的高速数据采集系统。FPGA内各个逻辑模块利用Verilog HDL语言进行设计,通过各功能模块分别实现高速模数转换芯片控制、数据采集处理以及与PC机之间的数据通信。系统发挥FPGA的并行数据处理能力,较传统以DSP和单片机为主要处理芯片的数据采集系统更能满足高速度、高稳定性、高实时性等要求。  相似文献   

4.
数字式超声波探伤仪中高速数据采集模块设计   总被引:2,自引:1,他引:1  
为了满足数字式超声波探伤系统的需要,设计一种基于AD9446模/数转换器及FPGA的数据采集模块,实现了最高可达100MS/s的采样速率。采用FPGA实现数据采集控制、数据压缩、数据缓冲等功能,同时利用高精度A/D数据转换器保证了数据采集精度方面的需要。该A/D数据采集模块既满足数字式超声波探伤系统对数据采集模块的速度要求和精度要求,也简化了硬件电路结构,提高了数据采集的可靠性和稳定性。因此为超声波探伤系统提供了一种实用的数据采集模块。  相似文献   

5.
基于FPGA的数据采集控制模块设计   总被引:4,自引:3,他引:1  
设计以FPGA为基础的数据采集控制模块,克服传统的以单片机或DSP作为控制器带来的采集速度和效率上的瓶颈,同时显示部分创新性地采用了VGA标准接口,大大提高了显示系统的兼容性。设计的控制模块主要由四个部分组成:数据采集部分、数据缓存部分、按键控制部分和图形显示部分。在设计过程中,用VHDL语言来编写程序,利用Max+PlusⅡ软件对各模块进行仿真。从仿真结果可以看出,该模块能够实现数据的实时采集和采集结果的便捷显示,达到了作为数据采集主控模块对外围电路的良好控制。  相似文献   

6.
基于FPGA的数据采集系统设计   总被引:12,自引:4,他引:8  
设计了以FPGA为核心逻辑控制模块的高速数据采集系统.设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程.FPGA模块设计使用VHDL语言,在Max+PlusⅡ中实现软件设计和完成仿真.本文给出了一些模块的仿真图形.整个采集系统可实现24路最大工作频率为100 kHz的现场模拟信号采集和4路频率信号采集,且该系统也采集8路系统内部通道信号以达到自校验功能.  相似文献   

7.
何赞园  王凯  吉立新 《电讯技术》2014,54(11):1554-1559
随着大数据应用的发展,从电路交换域获取数据也是丰富海量数据库的一个重要途径。为了提高电路交换域数据采集的效率,丰富采集手段,结合电路交换域数据通信的特点以及数据组包的要求,提出了一种基于FPGA实现电路交换域数据采集的设计方案,给出了FPGA的数据采集模型,并对该模型的组成模块进行了详细阐述,实现了数据从电路交换域到分组交换域的自动转换。测试结果表明,该数据采集系统丰富了时分复用线路数据采集的效率,实现了预期的功能。  相似文献   

8.
宋锋  孙未 《信息技术》2009,(10):118-120
介绍基于FPGA的高速数据采集系统,设计采用Altera公司的FPGA芯片结合AD7787芯片及USB模块芯片。设计系统具有采集速率快、便携性好、功耗小等特点,对基于FPGA数据采集技术的推广具有现实意义。  相似文献   

9.
设计一种基于FPGA的多通道同步数据采集存储系统,分为多通道同步数据采集模块和数据存储模块。系统设计采用多通道数据的同步实时采集以及坏块检测技术。多通道同步数据采集模块能够实现同时测量多路相关信号.数据存储模块能够准确无误存储采集数据,便于后续数据分析。经实际运用,系统可满足多通道同步数据采集存储要求,其性能安全可靠。  相似文献   

10.
设计一种基于FPGA的多通道同步数据采集存储系统,分为多通道同步数据采集模块和数据存储模块.系统设计采用多通道数据的同步实时采集以及坏块检测技术.多通道同步数据采集模块能够实现同时测量多路相关信号.数据存储模块能够准确无误存储采集数据,便于后续数据分析.经实际运用,系统可满足多通道同步数据采集存储要求.其性能安全可靠.  相似文献   

11.
针对实际中日益明显的单片机的较慢处理速度与越来越高速的数模转换器速率不能匹配的问题,本文分析了FPGA作为控制单元的特点,在此基础上设计了一个由FPGA控制的数据采集系统。提出了系统整体设计方案,自行设计了FPGA与A/D和MCU的硬件接口电路,并对如何应用FPGA实现数据采集系统的数据采集和数据缓存的逻辑控制,给出了详细的说明。对直流信号、交流信号进行了实际采集,实验数据证明,采用这种方法可以较好满足数据采集系统的实时性、同步性的要求,也增加了系统应用的灵活性。  相似文献   

12.
基于ARM和FPGA的微加速度计数据采集系统设计   总被引:3,自引:1,他引:3  
基于常用的MEMS惯性器件微型加速度计,介绍一种采用ARM和FPGA架构来采集加速度数值的设计方案,微加速度计的模拟输出信号经A/D芯片转换后由FPGA进行处理和缓存,然后ARM接收FPGA的输出数据并对数据进行显示和存储,对如何用FPGA实现该数据采集系统的传输控制和数据缓存,以及FPGA与A/D转换芯片和ARM的接口设计给出了说明,实现了加速度数值的采集、传输、显示和存储,该方法配置灵活、通用性强,可以较好地移植到相关器件的数据采集系统中。  相似文献   

13.
文章以嵌入式和数据采集技术为基础,研究设计并实现了基于ARM+FPGA体系架构面向高速实时数据采集应用的一种实用新型智能控制器。本文阐述了主处理器ARM最小系统、协处理器FPGA最小系统和ARM与FPGA通信接口等硬件系统技术的实现,以及Linux FPGA字符设备驱动程序开发、协处理器FPGA控制程序和主处理器ARM应用程序设计。智能控制器运用FPGA并行运算处理结构的优势,控制ADC进行高速数据采集。FPGA还可配置成软核处理器-Nios II嵌入式处理器,与ARM构成双核处理器系统。智能控制器通过ARM实现对FPGA的管理控制、实时数据采集和丰富外围接口的通信。  相似文献   

14.
脑电信号数据采集是脑电研究的基础,其中模/数转换是整个采集系统的核心。提出了基于FPGA和AD977A的脑电信号数据采集系统设计。给出了数据采集系统功能框图以及AD977A模数转换器的特点和工作原理,设计了基于FPGA的接口电路。该采集系统集成度高,电路可靠性好,通用性强。  相似文献   

15.
傅里叶红外光谱仪高效、可靠地获得光谱数据对于后续定性和定量分析物质有着重大的意义。使用FPGA的并行处理能力和可自定义外设构建灵活的片内系统,配合外部硬件电路设计,提出了一种基于FPGA的可定制高效稳定地采集、存储和传输光谱数据的系统实现方法。阐述了基于FPGA完全使用硬件实现干涉信号采集和存储的方法,用以提高数据采集的可靠性。通过最终的实验结果表明,系统可以长时间稳定的运行,解决了使用ARM进行数据采集和传输出现数据丢失的问题。  相似文献   

16.
李国兴  杨芳 《电子科技》2013,26(2):22-24,27
设计实现一种基于FPGA的视频采集显示系统,包括视频图像的采集、处理与显示3个部分。视频图像部分采用CCD摄像头OV7670作为视频数据的采集,利用在FPGA中构建FIFO并配合SDRAM高速读写实现视频图像数据的高速缓存处理,使用FPGA中构建的Nios II嵌入式内核,实现对SDRAM的控制以及视频数据的TFT液晶实时显示。整个系统获得了较好图像采集、显示效果。  相似文献   

17.
在振动信号采集和处理系统设计中,信号的处理时间与可靠性决定着系统应用的可行性。本文设计了一种基于FPGA的振动信号采集处理系统,该系统通过振动信号采集电路、抗混叠滤波电路、AD采样电路将电荷信号转化为数字信号送入FPGA,在FPGA处理设计中利用数据流控制方法并行实现了信号的采样和处理,并在数据存储和访问过程中采用时钟时标方法判断信号采样过程中的数据丢失情况,有效提高了振动信号处理的实时性及可靠性。本设计在真实环境中进行了验证,系统运行稳定可靠,满足各项技术应用要求。  相似文献   

18.
基于FPGA的高速实时数据采集系统   总被引:9,自引:0,他引:9  
设计了以FPGA器件XC2VP20为核心处理芯片的高速数据采集系统.通过XC2VP20内部实现的高速状态机和相位延迟时钟作用,采用4片高速AD器件流水工作来提高数据采集速度,同时在XC2VP20内实现的DDR控制器的作用下,将转存到由Block RAM构成一级缓冲阵列中的采集信号送至由DDR构成的主存储器中.整个数据采集系统可实现百兆以上速度的实时采集.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号