首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 92 毫秒
1.
三线制同步串行通信控制器接口设计   总被引:1,自引:0,他引:1  
为解决没有三线制同步串口的微处理器与外围串行设备通信困难的问题,通过研究三线制同步串行通信的机理,首先构建基于传统设计所实现的硬件电路接口,然后利用可编程逻辑器件PLD,设计基于CPLD/FPGA的三线制同步串行通信控制嚣通用接口.通过对各功能模块的详细介绍,实现硬件电路的小型化和灵活移植性,减小了整个系统的体积和功耗.经实际项目使用,结果表明基于该接口结构实现了微处理器与外围串行设备间的三线制同步串行通信的功能.  相似文献   

2.
王洋  刘卫东  于岗 《电子设计工程》2011,19(20):166-168
介绍了基于AMBA APB总线NandFlash控制器的设计,首先简单介绍了NandFlash的一些特点,然后详细介绍了NandFlash控制器的整体框架、具体功能及其内部的数据通路。该控制器通过ModelSim进行了仿真及FPGA板级验证,验证结果表明能够满足NandFlash时序要求。  相似文献   

3.
设计了一种基于先进外设接口(APB)总线的单线数字接口(OWI),APB总线可以配置接口参数并读取接口的状态、数据信息,有着较强的灵活性与可监测性。该接口通过一根公用的数据线实现主机与一个或多个从器件之间的半双工双向通信。相比于其他通信接口,线路简单,节约了I/O口资源,降低了硬件成本。本文基于单线传输协议,对数据传输时序以及状态机进行了设计,通过寄存器转换级(RTL)仿真与可编程阵列逻辑(FPGA)验证,结果显示数据可以稳定正确地通过单线接口进行传输,数据传输速率可达100 kHz。  相似文献   

4.
在电子产品设计中,经常需要对温度信号进行采集。文章介绍了一种三线制铂电阻温度传感器信号的调理电路,该电路能将三线制铂电阻温度传感器信号调理成对应的电压信号,通过AD采集器采集后,由处理器进行处理。同时,该电路还实现了对三线制铂电阻温度传感器的故障检测功能。  相似文献   

5.
文章采用Top—Down的方法设计了AMBA2.0总线IP核,它包括AHB和APB两个子IP核。所有AMBA结构模块均实现了RTL级建模,对其中较复杂的仲裁器和AHB/APB桥模块给出了详细的描述。该IP完成了FPGA的验证,最高频率为53.6MHz。在ASIC0.18μm标准单元库下对该IP进行综合与优化,最高频率可以达到150MHz。  相似文献   

6.
一种基于AMBA总线的 NAND FLASH控制接口电路设计   总被引:4,自引:0,他引:4  
唐宇光  王镇  凌明 《电子器件》2004,27(2):306-311
NAND FLASH采用8根I/O信号线复杂的传送控制、地址和数据信息,其控制逻辑需要专门设计。该接口设计基于ARM 7TDMI核,AMBA AHB总线结构,支持1bit ECC校验和位宽转换。接口设计中的状态机由命令字发送状态组完成对NAND FLASH命令字发送,地址发送状态组完成写地址发送,读状态组完成读操作,写状态组完成写操作。该设计已通过仿真和芯片验证测试,功能符合NAND FLASH操作规范。  相似文献   

7.
提出了一种使用USB接口实现ISA总线与计算机通信的方案.着重介绍了USB总线的工作原理、优势所在;同时也讨论了ISA到USB接口转换卡的硬件结构和软件设计流程.  相似文献   

8.
基于USB总线的多路同步数据采集系统   总被引:1,自引:0,他引:1  
针对计算机外设通过通用串行总线(USB)接口接入问题,设计了USB总线的数据同步采集系统,配以相应USB接口驱动程序,可实现各种计算机外设即插即用特性。  相似文献   

9.
为了解决面向特定的应用场景下,嵌入式处理器处理能力不足的问题,针对片上SoC系统设计了一款硬件加速器,通过对系统算法进行深入分析,确定了硬件加速器的功能需求,并基于AMBA(Advanced Microcontroller Bus Architecture)总线架构设计了相关接口,使其符合AMBA总线协议的时序要求。在完成RTL代码之后,通过对电路进行仿真进一步验证了硬件加速器的时序功能与逻辑功能。仿真结果表明硬件加速器确实提高了系统整体的数据处理性能与算法程序的执行效率。  相似文献   

10.
为了满足综合化发展对嵌入式处理系统交联信号的多样化要求,文章提出了一种基于SRIO总线结构的多功能接口模块的设计与实现方案,主要采用FPGA作为逻辑设计芯片,实现了包括FC、MBI、千兆以太网、422、SPI等多种接口,满足了综合化发展对模块功能、功耗和重量等要求,达到了设计的预期目标。  相似文献   

11.
武付香 《现代电子技术》2007,30(16):155-156
设计了基于AMBA总线的UART IP核,给出IP核模块结构及作用,分析APB从模块接口时序以及与外部设备通信的过程,结合波形图阐述发射和接收的基本原理,利用Verilog硬件描述语言完成了RTL代码设计与验证,并给出了主要模块ModelSim仿真的波形图。  相似文献   

12.
系统芯片(SoC)技术的发展使得芯片内总线长度大大增加;芯片速度按照摩尔定律成倍提高(高达GHz),总线间的串扰(Crosstalk)现象也日益严重,因此关于串扰的故障模型和自测试技术越来越受到关注。本文利用最大侵扰故障MAF(Maximal Aggressor Fault)模型,提出了一种SoC芯片中总线串扰故障的自测试方法。利用该方法,SoC芯片中地址、数据和控制总线的串扰故障均得到了测试,实验结果也表明其硬件开销较其它方案大大降低。  相似文献   

13.
黄润龙 《电讯技术》2008,48(11):92-96
为了实现高速同步串行总线设计,提出了基于FPGA使用硬件描述语言实现同步串行总线通信的方法,同时在工程应用中验证了其高速率和高可靠性的总线传输特性,为提高SRU(场内可更换单元)级之间总线速率提供参考。  相似文献   

14.
基于AMBA总线的DMA控制器IP核设计   总被引:1,自引:0,他引:1  
本文介绍了一种基于AMBA快速总线--AHB总线的32位DMA控制器的设计,该设计与ARM公司的PrimCell(R)相比,有更小的面积,更优的性能,可以用于作为各种芯片内DMA控制器的参考设计.  相似文献   

15.
基于Wishbone总线的UART IP核设计   总被引:2,自引:0,他引:2  
介绍了一种基于Wishbone总线的UART IP核的设计方法.该设计采用了自顶向下的模块化划分和有限状态机相结合的方法,由于其应用了标准的Wishbone总线接口,从而使微机系统与串行设备之间的通信更加灵活方便.验证结果表明,这种新的架构设计是有效的.  相似文献   

16.
针对于目前系统-芯片测试中加载测试矢量时间过长和测试面积开销较大的问题,阐述了一种基于系统复用总线传输的测试访问机制,同时详细描述了其硬件电路的实现和应用测试语言编写功能测试矢量进行测试实验的具体流程。通过实验数据比较显示,该测试架构有助于大量减小测试矢量加载时间和测试面积开销。  相似文献   

17.
杨军  王镇 《现代电子技术》2006,29(20):116-117,120
系统芯片面临的重大挑战在于设计之初对软硬件进行划分,并对系统的性能评估。针对这一挑战,阐述在ARM指令集模拟器基础上扩展片上总线(AMBA)模型、SDRAM控制器模型和SDRAM模型。实验结果显示,对MPEG4解码算法进行软硬件划分,采用模型可以准确地评估MPEG 4解码系统的性能和功耗。  相似文献   

18.
AMBA片上总线在SoC芯片设计中的应用   总被引:4,自引:0,他引:4  
本文介绍了AMBA2.0总线规范,AMBA在SoC芯片设计中的应用,以及如何借助DesignWare搭建一个基于AMBA的SoC芯片。  相似文献   

19.
黄志强  林争辉 《微电子学》2004,34(4):443-445,454
将USB IP核集成到一块MP3解码芯片上,其设计在0.18μm工艺平台中进行。它可作为一个成熟的IP核嵌入到其它ASIC芯片中。  相似文献   

20.
设计了一种兼容AMBA2.0AHB总线的实时高效存储管理IP——静态存储管理IP.与虚拟存储管理技术相比,IP可以为实时系统芯片的高实时性提供良好的保障,它完成一次存储器访问最多需要2个时钟延时,最少可以达到0延时传输.同时它具有结构简单、可支持8个64M的静态存储器、可编程控制以及进行不同数据宽度的Burst传输等特点.设计采用结构完全并行、时序完全同步的状态机设计思想,采用SIMC.18工艺进行流片,系统芯片整体面积为5mm×3.5mm,测试结果与设计目标基本一致.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号