首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
介绍了一个基于MCU内核的时钟系统的设计,给出了其电路结构并详细地分析了系统的工作原理。该系统能生成两相不重叠时钟,利用静态锁存器保存动态信息,提供三种电源管理方式以适应低功耗应用。在上华(CSMC)0.6μm工艺库下,利用CadenceEDA工具对电路进行了仿真,仿真结果验证了设计的准确性。  相似文献   

2.
本文介绍了PLL合成时钟源的原理,介绍了MC12429的结构,设计出了高频时钟源电路图.测试结果表明本设计的输出信号质量好.该信号源结构简单,广泛用于通信、仪器仪表、自动控制等领域.  相似文献   

3.
时钟同步是分布式网络内各节点设备协同工作的重要前提,网络内许多任务的完成都需以时钟同步作为基础;为了实现分布式系统中高精度的时钟同步,文章在现有的时钟同步技术的基础上,设计了一种分布式时钟同步技术,以北斗卫星授时技术作为主同步机制,单向时钟同步技术作为辅助同步机制;即在正常情况下网络中的节点设备利用北斗卫星进行授时,而在无法顺利接收北斗授时信号的少数情况下,节点设备之间利用单向时钟同步技术完成时钟同步,两者结合共同实现不同情况下高精度的时钟同步;在LabVIEW编程环境下设计仿真程序对方案进行验证,结果表明,该方案可以实现分布式系统中的时钟同步,方案的可行性可以得到验证,然后通过进一步的误差分析可知,误差处在一个可接受的范围内.  相似文献   

4.
本文设计了一种简易、经济的无线同步装置.该装置包含电源电路、电源管理模块、稳压模块、同步电路模块及同步信号输出模块,可以使具备引脚中断输入及相应中断服务程序的无线设备间实现时间戳同步.此无线同步装置具有同步时间精确、方案简单、操作过程方便等特点,一定程度上解决了无线设备同步方案复杂、实现过程昂贵的问题.  相似文献   

5.
单片机应用于过程控制,巡回检测以及智能仪器仪表中,常需要实时时钟。本文以MCS—48系列8039单片机为例介绍三种实时时钟的设计方法。 (一) 利用单片机内定时器/计数器 8039片内具有一个8位定时器/计数器。当执行启动定时器指令STRT,T后,内部时钟经32分频加到定时器的输入端。在频率为6兆赫的晶振控制下,每80μS给一个计  相似文献   

6.
介绍采用GPS OEM接收板来实现精密时钟系统的设计思路和方法。给出基本的硬件电路和软件流程。  相似文献   

7.
介绍采用GPS OEM接收板来实现精密时钟系统的设计思路和方法,给出基本的硬件电路和软件流程.  相似文献   

8.
ARM公司同皇家飞利浦电子公司旗下的Handshake Solutions共同发布使用了Handshake Solutions独特的无时钟集成电路设计技术的ARM996HS处理器。紧凑的无时钟ARM996HS处理器具有超低的功耗以及电磁干扰,因此对于汽车电子,医疗以及深度嵌入式控制应用是一个理想的解决方案。ARM996HS是业界第一个可以通过授权获得的无时钟处理器。并且直接满足了设计工程师对根据功能强大的实时芯片设计进行最优化的技术的需要。  相似文献   

9.
设计并实现了一种基于8051系列单片机的嵌入式时钟管理器。该时钟管理器提供了友好、简洁的用户接口,可便捷地实现定时功能。  相似文献   

10.
一种高速高精度时钟的设计与分析   总被引:2,自引:0,他引:2  
介绍了一种高性能时钟板的设计思想和电路分析.该时钟板基于频率合成器来产生高精度、高稳定度、低抖动的时钟,用于高速高精度背板测试平台.文中给出了实际时钟的性能分析指标,针对影响时钟性能的相关因素,提出高速时钟电路设计的解决方案,并深入探讨了时钟设计中的相关问题.测试结果表明所得时钟信号性能较好.  相似文献   

11.
介绍了一种基于AD9958的双通道高速同步时钟分配系统的设计,重点讨论了系统中影响时钟质量的各种因素,包括设计中与信号质量关系密切的滤波器设计,以及高速信号完整设计中的端接和阻抗控制等.  相似文献   

12.
分析摩托罗拉的PowerPC系列处理器和Dallas的实时时钟芯片的时序,并详细给出一种较为实用的接口设计方法。  相似文献   

13.
分析摩托罗拉的PowerPC系列处理器和Dallas的实时时钟芯片的时序,并详细给出一种较为实用的接口设计方法.  相似文献   

14.
针对不同分簇超标量处理器结构下SPEC2000程序中指令关键可能性(LoC)的特性,提出一种静态LoC关键性预测器的设计方法。对指令LoC进行研究,根据其结构无关性和动态不变性,设计预测器。仿真结果表明,在对1×8分簇超标量处理器使用该设计时,程序的每周期指令数平均提升5.3%,性能优于动态LoC预测器。  相似文献   

15.
介绍了一种采用0.35μm CMOS工艺制作的LDO电路。电路采用工作在亚阈值区的跨导放大器使得电路工作在超低静态电流下,因此实现了超低静态功耗和高效率性能。整个电路所占面积约为0.8 mm2,在典型工作状态下电路总的静态电流约为500 n A,最大负载电流为150 m A。电路输入电压为3.3 V~5 V,输出电压为3 V。  相似文献   

16.
家庭总线系统(HBS,Home Bus System)是商用空调控制领域应用最广泛的总线通信方式.该方式通常需要一个同步时钟信号对原有信号进行调制,最终实现接线端子的无极性连接.本文选用的PIC32 MX单片机没有同步时钟 I/O口,并且在无模拟外部同步时钟电路的情况下,使用异步接收同步无调制发送的方式实现了 HBS通信,解决了主芯片选用限制问题.由于此系列单片机同步和异步串行通信的收发均可单独配置,所以此种方式并不占用多余的 I/O口.  相似文献   

17.
本文叙述了“链型”和“交叉绕组型”两种型式参数变压器。他们有关联的是具有相同的磁路,但绕组安排不同。这些变压器利用参数振荡原理产生一输出电压,并将能量从输入电路传输到输出电路而无需直接的相互耦合。两种型式属于不同种类,输入和输出电路的磁势在公共区的作用成直角(正交的)或沿同一路线。每种型式的工作情况由两个联立非线性微分方程和联系变压器的输入、输出边磁势、磁通的磁化特性来说明。对小部件试验结果表明,交叉绕组型比链型效率更高,并具有大的输出-重量比。  相似文献   

18.
时钟芯片的低功耗设计   总被引:1,自引:0,他引:1  
在时钟芯片设计的各个层次上深入探讨了影响时钟芯片功耗的主要因素,确定了电路功耗主要来源与振荡电路和分频电路。在电路实现过程中,通过采用不同工作电压和对主要功耗电路的结构和参数进行优化设计等多种手段来控制功耗。通过1.2滋m工艺流片验证,在工作电压为5V时,芯片工作电流为0.17mA,实现了低功耗时钟芯片的设计。  相似文献   

19.
一种矿用便携式锚杆静态应变仪的设计   总被引:1,自引:0,他引:1  
现有的用于测力锚杆的应变仪器精度差,只能人工记录测量数据,无法准确反应巷道的受力情况。针对以上问题,文章介绍了一种矿用便携式锚杆静态应变仪的设计,分析了应变测量的测量原理,并主要阐述了应变仪的信号调理电路设计及其软件程序设计。试验结果表明,该应变仪测量精度高、稳定性好,具有汉字显示、操作简单等特点。  相似文献   

20.
双时钟FIFO是一种常用的跨时钟域数据交接电路。随着SoC芯片内部时钟域种类的增加,传统方式实现的双时钟FIFO会增加时钟网络设计的复杂度,这已经成为影响芯片规模扩大和频率提升的因素之一。提出了一种分布控制双时钟FIFO结构,运用源同步数据传输技术,避免了将发送方时钟树分布到接收方而增加时钟网络设计的复杂度。详细介绍了该结构的一种实现方法,并针对性能和可实现性,简要介绍了该设计可进一步采取的优化措施。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号