共查询到20条相似文献,搜索用时 437 毫秒
1.
2.
数字时钟设计既是电子教学中最为典型的综合性实验之一,也在商业领域有着极为广泛地应用。文中介绍了一种以74LS190同步可预置的十进制可逆计数IC为主功能芯片,联合其他逻辑门器件共同实现数字时钟功能的电路。该电路包含4个子模块,分别是1Hz脉冲产生电路、计数电路、手动校时电路和整点报时电路。设计过程中利用EWB5.0软件仿真,既提高了设计效率,又节约了设计成本。经验证,该电路工作稳定可靠,达到了预期的效果。 相似文献
3.
<正> 60Hz频率源是数字时钟及自动控制电路中经常使用的单元电路,对60Hz频率源的要求是频率准确稳定,工作可靠,电路简洁。本文介绍两种能满足上述要求的60Hz频率源电路。 电路1 这一60Hz频率源电路由集成电路CD4060和谐 相似文献
4.
5.
介绍了广电SDH数字微波电路中时钟同步系统的设计方法。结合广州广电SDH数字微波电路的时钟同步系统方案提出了在实际设计中应该注意的问题,列举了同步时钟系统中常见的时钟配置电路;同时简要介绍了SDH微波传输电路同步时钟的类型、结构、原理等。 相似文献
6.
7.
8.
本文介绍了广电SDH数字微波电路中时钟同步系统的设计方法;结合河北广电SDH数字微波电路的时钟同步系统方案提出了在实际设计中应该注意的问题,尤其是为避免在时钟主从同步系统中出现时钟环路而应采取的措施。 相似文献
9.
Tito Smailagich 《电子设计技术》2005,12(9):106-106
基于Freescale半导体公司MCC908QY型8位闪存微型计算机的图1所示电路,可提供一个低成本通用双定时器.该定时器可代替单触发电路。您可以通过修改汇编语言软件来满足特定应用要求。该电路采用微处理器IC1的内部12.8MHz时钟振荡器。内部时钟除以4即获得3.2MHz时钟频率,此频率进一步除以定时器预定比例64即获得50kHz时钟。将定时器模数计数器除以50000.可获得可产生1次/秒实时中断与主定时间隔的1Hz时基。 相似文献
10.
11.
12.
介绍了一种可编程的平板显示时序控制器的设计。它可以在视频信号源同步信号和外部时钟信号的控制下,根据平板显示器件的分辨率、场刷新频率、数据驱动电路结构等具体条件输出不同频率的时钟、行场同步信号和其他辅助信号。它主要包括两个串行控制总线接口、锁相频率合成器、扫描时序状态寄存器和扫描时序发生电路4部分。锁相频率合成器的设计采用了内、外两分频器的结构,可以合成多种时钟频率,从而满足平板显示器640×480、800×600、1024×768、1280×1024、1600×1200、1920×1080和1280×720七种频率分辨率,50Hz、60Hz、75Hz、85Hz和100Hz五种场刷新频率,双通道和四通道两种数据电路驱动结构的需要。 相似文献
13.
14.
以数字锁相技术为基础,研制出用于TMR计算系统的容错同步时钟电路。该电路工作稳定、具有完善的容错功能并达到相当高程度的时钟同步水平,在10 ̄30MHz频率范围工作时,4个冗余时钟模块之间的最大相位差都小于5ns,叙述了容错同步时钟电路的工作原理和设计原则,并对引起冗余模块间相位差的各种因素进行了分析。 相似文献
15.
16.
MEMS加速度计接口电路主要采用传统sigma-delta架构实现,但这种方式中的电路失调电压很容易产生积分饱和现象.为解决这个问题,本文设计了一种可以用于钻井、石油勘探等微弱信号检测的新型数字电容接口电路.该设计在电容式MEMS加速度传感器基础上,采用FPGA实现数字三阶环路滤波器,构成5阶sigma-delta系统.采用数字环路滤波器降低了ASIC模拟电路版图设计与芯片测试难度,利于快速优化环路滤波器设计参数,改善系统稳定性和优化系统噪声性能.前置放大器采用一种相对简单的相关双采样技术,能够有效减小前置放大器的失调电压.根据MEMS加速度计前置放大器输出信号符合正态分布的特点,设计了带有一定预测功能的8-bit瞬时浮点ADC,实现模拟与数字环路滤波器互联.在200Hz带宽内,该接口电路系统噪声基底达到53.09ng/rt(Hz),满足系统噪声设计要求.前置放大器与ADC采用XFAB XH018混合信号CMOS工艺流片,开环测试表明,前置放大器的灵敏度和噪声分别为0.69V/pF和3.20μV/rt(Hz). 相似文献
17.
18.
19.
单片机控制实时时钟X1226的设计 总被引:1,自引:0,他引:1
X1226具有时钟和日历的功能,时钟依赖时、分、秒寄存器来跟踪,日历依赖日期、星期、月和年寄存器来跟踪,日历可正确通过2099年,具有自动闰年修正。拥有强大的双报警功能,能够被设置到任何时钟/日历值上,精确度可到1s。可用软件设置1Hz,4096Hz或32,768Hz中任意一个频率输出。 相似文献
20.
DSP系统中时钟电路的设计 总被引:1,自引:0,他引:1
在 DSP 系统中,时钟电路是处理数字信息的基础, 同时它也是产生电磁辐射的主要来源,其性能好坏直接影响到系统是否正常运行,所以时钟电路在数字系统设计中占有至关重要的地位。下面主要以TI公司的产品为例介绍DSP系统中时钟电路的设计。1.时钟电路的种类TI DSP系统中的时钟电 相似文献