首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 437 毫秒
1.
简述了一种双闹钟数字时钟芯片的设计分析,具体介绍了其中三态输入电路、可逆计数器、输出解码/驱动器等电路的设计。这种数字时钟芯片用途广泛,外围电路简单,并可以选择利用电网的50/60Hz作为烦率基准和电源,适用于数字钟、钟控收音机产品的应用。  相似文献   

2.
数字时钟设计既是电子教学中最为典型的综合性实验之一,也在商业领域有着极为广泛地应用。文中介绍了一种以74LS190同步可预置的十进制可逆计数IC为主功能芯片,联合其他逻辑门器件共同实现数字时钟功能的电路。该电路包含4个子模块,分别是1Hz脉冲产生电路、计数电路、手动校时电路和整点报时电路。设计过程中利用EWB5.0软件仿真,既提高了设计效率,又节约了设计成本。经验证,该电路工作稳定可靠,达到了预期的效果。  相似文献   

3.
<正> 60Hz频率源是数字时钟及自动控制电路中经常使用的单元电路,对60Hz频率源的要求是频率准确稳定,工作可靠,电路简洁。本文介绍两种能满足上述要求的60Hz频率源电路。 电路1 这一60Hz频率源电路由集成电路CD4060和谐  相似文献   

4.
一种高速时钟电路的设计   总被引:2,自引:0,他引:2  
本文基于DDS和PLL结合的频率合成方案,利用DDS芯片AD9852和集成锁相环SY89421,论述了一种输出频率为0.1Hz—200MHz的高速时钟电路的设计,就时钟电路硬件设计实现原理和软件编程进行了详细论述。  相似文献   

5.
介绍了广电SDH数字微波电路中时钟同步系统的设计方法。结合广州广电SDH数字微波电路的时钟同步系统方案提出了在实际设计中应该注意的问题,列举了同步时钟系统中常见的时钟配置电路;同时简要介绍了SDH微波传输电路同步时钟的类型、结构、原理等。  相似文献   

6.
《电子与封装》2016,(12):30-34
设计了一种与环境温度变化无关、输出时钟频率保持恒定的温度补偿实时钟电路,可实现宽温度范围内(-40~85℃)时钟精度小于±5×10-6,即年累计计时误差小于2.5 min。该电路内置32.768 k Hz音叉型石英晶体振荡器,内置温度传感器可以定时检测器件温度,采用模拟和数字校准等温度补偿的方法可大幅度提高温度补偿精度和范围。该电路出厂时已经完成全温度范围内的温度校准,客户可直接使用。  相似文献   

7.
采用TSMC公司标准的0.18μm CMOS工艺,设计并实现了一个全集成的2.5Gb/s时钟数据恢复电路.时钟恢复由一个锁相环实现.通过使用一个动态的鉴频鉴相器,优化了相位噪声性能.恢复出2.5GHz时钟信号的均方抖动为2.4ps,单边带相位噪声在10kHz频偏处为-111dBc/Hz.恢复出2.5Gb/s数据的均方抖动为3.3ps.芯片的功耗仅为120mW.  相似文献   

8.
本文介绍了广电SDH数字微波电路中时钟同步系统的设计方法;结合河北广电SDH数字微波电路的时钟同步系统方案提出了在实际设计中应该注意的问题,尤其是为避免在时钟主从同步系统中出现时钟环路而应采取的措施。  相似文献   

9.
基于Freescale半导体公司MCC908QY型8位闪存微型计算机的图1所示电路,可提供一个低成本通用双定时器.该定时器可代替单触发电路。您可以通过修改汇编语言软件来满足特定应用要求。该电路采用微处理器IC1的内部12.8MHz时钟振荡器。内部时钟除以4即获得3.2MHz时钟频率,此频率进一步除以定时器预定比例64即获得50kHz时钟。将定时器模数计数器除以50000.可获得可产生1次/秒实时中断与主定时间隔的1Hz时基。  相似文献   

10.
数字时钟的电磁兼容设计   总被引:2,自引:0,他引:2  
提出了数字设备安全的分层模型,简述了数字时钟电路的电磁兼容设计的基本原理和实用的设计方法。  相似文献   

11.
同步电路设计中CLOCK SKEW 的分析   总被引:2,自引:0,他引:2       下载免费PDF全文
康军  黄克勤  张嗣忠 《电子器件》2002,25(4):431-434
Clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中0clock skew和非0clock skew时钟分布对电路性能的影响,分析了通过调整时钟树中CLOCK SKEW来改善电路性能的方法,从而说明非0clock skew时钟分布是如何提高同步电路运行的最大时钟频率的。  相似文献   

12.
介绍了一种可编程的平板显示时序控制器的设计。它可以在视频信号源同步信号和外部时钟信号的控制下,根据平板显示器件的分辨率、场刷新频率、数据驱动电路结构等具体条件输出不同频率的时钟、行场同步信号和其他辅助信号。它主要包括两个串行控制总线接口、锁相频率合成器、扫描时序状态寄存器和扫描时序发生电路4部分。锁相频率合成器的设计采用了内、外两分频器的结构,可以合成多种时钟频率,从而满足平板显示器640×480、800×600、1024×768、1280×1024、1600×1200、1920×1080和1280×720七种频率分辨率,50Hz、60Hz、75Hz、85Hz和100Hz五种场刷新频率,双通道和四通道两种数据电路驱动结构的需要。  相似文献   

13.
数字示波器由程控放大电路、采样保持电路、高速数据采集、示波显示调理4个模块组成。系统以FPGA(现场可编程门阵列)为控制核心,FPGA内嵌RAM存储波形数据,终端采用X、Y轴方式显示,低频段实现了10^6次采样/s实时采样,高频段实现了200MHz等效采样,等效采样时钟由FPGA内置锁相环时钟分频得到,分频算法经优化具有极高的精度,被测波形频谱覆盖了20Hz~10MHz,波形显示无明显失真。  相似文献   

14.
以数字锁相技术为基础,研制出用于TMR计算系统的容错同步时钟电路。该电路工作稳定、具有完善的容错功能并达到相当高程度的时钟同步水平,在10 ̄30MHz频率范围工作时,4个冗余时钟模块之间的最大相位差都小于5ns,叙述了容错同步时钟电路的工作原理和设计原则,并对引起冗余模块间相位差的各种因素进行了分析。  相似文献   

15.
设计了一个100Mb/s以太网卡芯片时钟产生电路,介绍了电路的体系结构、模块电路分析、锁相环参数设定和芯片版图。该时钟产生电路经过TSMC 0.35μm 1P5M CMOS工艺验证,工作电压为3.3V。实验结果表明,电路能够满足以太网卡芯片的要求。  相似文献   

16.
新型电容式MEMS加速度计数字接口电路设计   总被引:1,自引:0,他引:1       下载免费PDF全文
李宗伟  丛宁  熊兴崟  韩可都  杨长春 《电子学报》2016,44(10):2507-2513
MEMS加速度计接口电路主要采用传统sigma-delta架构实现,但这种方式中的电路失调电压很容易产生积分饱和现象.为解决这个问题,本文设计了一种可以用于钻井、石油勘探等微弱信号检测的新型数字电容接口电路.该设计在电容式MEMS加速度传感器基础上,采用FPGA实现数字三阶环路滤波器,构成5阶sigma-delta系统.采用数字环路滤波器降低了ASIC模拟电路版图设计与芯片测试难度,利于快速优化环路滤波器设计参数,改善系统稳定性和优化系统噪声性能.前置放大器采用一种相对简单的相关双采样技术,能够有效减小前置放大器的失调电压.根据MEMS加速度计前置放大器输出信号符合正态分布的特点,设计了带有一定预测功能的8-bit瞬时浮点ADC,实现模拟与数字环路滤波器互联.在200Hz带宽内,该接口电路系统噪声基底达到53.09ng/rt(Hz),满足系统噪声设计要求.前置放大器与ADC采用XFAB XH018混合信号CMOS工艺流片,开环测试表明,前置放大器的灵敏度和噪声分别为0.69V/pF和3.20μV/rt(Hz).  相似文献   

17.
设计了一种单片集成的CMOS串行数据收发器.该收发器用于线上速率为1.25Gb/s的千兆以太网中,全集成了发送和接收的功能,主要由时钟发生器、时钟数据恢复电路、并串/串并转换电路、线驱动器和均衡器组成.为了降低系统设计难度和电路功耗,收发器采用了半速率时钟结构.电路采用1.8V 0.18μm 1P6M CMOS数字工艺,芯片面积为2.0mm×1.9mm.经Cadence Spectre仿真验证以及流片测试,电路工作正常,功能良好.  相似文献   

18.
用于10 Mb/s和100 Mb/s以太网的时钟数据恢复电路   总被引:1,自引:0,他引:1  
设计了一个用于10Mb/s和100Mb/s以太同的时钟数据恢复电路,采用双环路结构,增加了系统的稳定性。电路各组成部分的设计进一步增强了锁相环工作的稳定性。电路行为级仿真采用Mentor的ADMS,电路级设计采用Chartered 0.25um CMOS工艺。  相似文献   

19.
单片机控制实时时钟X1226的设计   总被引:1,自引:0,他引:1  
水清 《现代电子技术》2004,27(19):112-113
X1226具有时钟和日历的功能,时钟依赖时、分、秒寄存器来跟踪,日历依赖日期、星期、月和年寄存器来跟踪,日历可正确通过2099年,具有自动闰年修正。拥有强大的双报警功能,能够被设置到任何时钟/日历值上,精确度可到1s。可用软件设置1Hz,4096Hz或32,768Hz中任意一个频率输出。  相似文献   

20.
DSP系统中时钟电路的设计   总被引:1,自引:0,他引:1  
在 DSP 系统中,时钟电路是处理数字信息的基础, 同时它也是产生电磁辐射的主要来源,其性能好坏直接影响到系统是否正常运行,所以时钟电路在数字系统设计中占有至关重要的地位。下面主要以TI公司的产品为例介绍DSP系统中时钟电路的设计。1.时钟电路的种类TI DSP系统中的时钟电  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号