共查询到19条相似文献,搜索用时 46 毫秒
1.
《电子元件与材料》2015,(11):85-88
设计了一种曲率补偿低温漂带隙基准电压源。采用放大器钳位的传统实现方式,在电路中加入两种不同的分段曲率补偿电路,低温阶段,设计节点电流相减产生一段负温度系数补偿电流,高温阶段,控制晶体三极管导通产生一段正温度系数补偿电流,实现了对基准电压曲率补偿,同时采用共源共栅结构以提高电路的电源抑制比。在0.18μm的TSMC工艺下,使用Cadence Spectre对电路进行仿真,仿真结果表明,在3.3 V的电源电压下,基准输出电压为1.241 V,在–40~+125℃范围内,基准电压的温度系数为3.02×10–6/℃,低频时电源抑制比(PSRR)低于–57 d B。 相似文献
2.
3.
4.
文中设计了一种适用于DC—DC转换器的带隙基准电压源,在0.18μm的SIMC工艺下,采用Cadence Spectre对电路进行仿真分析。结果表明,在5 V的电源电压下,基准输出电压为1.214 V,在-40~+85℃范围内,基准电压的温度系数为2.46×10-6/℃。 相似文献
5.
高性能带隙基准电压源的设计 总被引:1,自引:0,他引:1
本文基于带隙基准电压源的工作原理,实现了一种利用PATA电流产生基准电压的高性能带隙基准源。该带隙基准源温度特性良好,具有较高精度的输出电压,所以使电源管理芯片的工作电压具有更小的温度系数,使芯片工作更稳定。利用Candance仿真器,基于CSMCO.5umCMOSI艺对电路进行仿真,对基准源进行仿真与分析。仿真结果表明,当R2=316时,基准电压有最好的温度特性;并运用cadence软件中的“Calculator”工具计算出在该温度时,带隙基准电压源有最小的温漂系数。 相似文献
6.
7.
8.
9.
10.
本文提出了一种采用0.25μm CMOS工艺的高性能的带隙基准参考源。该电路结构简单,性能较好。用模拟软件进行仿真,在tt模型下,其温度系数为9.6 ppm/℃,电源抑制比(PSRR)为-56 dB,电压拉偏特性为384 ppm/V。而在其它模型下,也有较低的温度系数和较高的电源抑制比。 相似文献
11.
文章介绍了一种低温漂的BiCMOS带隙基准电压源.基于特许半导体(Chartered)0.35 μm BiCMOS工艺,采用Brokaw带隙基准电压源结构,通过一级温度补偿技术,设计得到了一种在-40℃到 85℃的温度变化范围内温度系数为15.2×10-6/℃,输出电压为2.5 V±0.002 V的带隙基准电压源电路.±20%的电源电压变化情况下,输出电压变化为2.2 mV,电源电压抑制比为60 dB.5 V电源电压下功耗为1.19 mW.具有良好的电源抑制能力. 相似文献
12.
描述了一个具有高电源抑制比和低温度系数的带隙基准电压源电路。基于1阶零温度系数点可调节的结构,通过对不同零温度系数点带隙电压的转换实现低温度系数,并采用了电源波动抑制电路。采用SMIC 0.18μm CMOS工艺,经过Cadence Spectre仿真验证,在-20℃~100℃温度范围内,电压变化范围小于0.5mV,温度系数不超过7×10-6/℃。低频下的电源抑制比为-107dB,在10kHz下,电源抑制比可达到-90dB。整个电路在供电电压大于2.3V时可以实现正常启动,在3.3V电源供电下,电路的功耗约为1.05mW。 相似文献
13.
设计了一种低温漂系数的共源共栅CMOS带隙基准源,采用自偏置共源共栅结构,提高了电路的电源抑制比,降低了电路的工作电源电压。采用不同温度下从输出支路抽取不同值电流的电路结构,在低温段抽取一个正温度系数电流,在高温段再注入一个较小值的正温度系数电流,达到降低温漂系数的目的。在0.5 μm CMOS工艺下,Cadence Spectre电路仿真的结果表明,温度特性得到了较大改善,在-35℃~125℃温度范围内,带隙基准源的温漂系数为1.5 ×10-6 /℃,电源抑制比为65 dB。 相似文献
14.
基于传统的Brokaw结构带隙基准源进行改进,采用无运放的Brokaw结构基准源,避免运算放大器带来的输入失调电压的影响,提高基准电压精度。针对不同工艺角下基准温度特性曲线零温度系数点变化导致温度系数变差的问题,设计了一种分段线性温度补偿与电阻修调结合的补偿修调方案,对基准输出进行温度补偿的同时修调电压精度。相比于传统分段线性补偿法,该方案避免了在其他工艺角下分段补偿时出现的补偿不足或补偿过度的情况,实现了基准电压源输出在器件全工艺角组合下的低温度系数和高精度。电路基于TSMC 0.18 μm BCD工艺设计。仿真结果表明,该电路在5 V电源电压下输出电压为1.201 V,输出失调电压为3.3 mV。在全工艺角下,-40 ℃~+125 ℃温度范围内,基准电压温度系数最大为7.48×10-6/℃,输出电压为1.201(1±0.16%) V。 相似文献
15.
16.
基于TSMC0.5 μm CMOS工艺,设计了一款带隙基准源电路。与传统电压基准相比,该电路运用高增益的运算放大器进行内部负反馈。采用嵌套式密勒补偿,设计的低温漂、高电源抑制、低功耗的带隙基准电压源。仿真结果显示,该电路所产生的基准电压精度为13.2×10-6/℃,低频时的电源抑制为-98 dB,静态工作电流为3 μA。 相似文献
17.
在分析传统带隙基准源的基础上,设计了一种结构比较新颖的基准电压源,该电路具有静态电流小、温度系数好、功耗低、电源抑制比高和失调电压小等特点,可满足当前集成电路设计对基准电源的要求。基于0.3μm双极工艺库,采用Cadence的Spectre软件进行电路仿真。结果表明,该电路具有较低的电路功耗和良好的温度特性,其直流电源抑制比可达到92dB。 相似文献
18.