首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 109 毫秒
1.
DDS相位截断杂散谱精确分析方法的改进   总被引:1,自引:1,他引:1  
直接数字频率合成器(DDS)相位截断误差序列是DDS输出信号误差的主要来源,很有必要对DDS相位截断误差序列的谱进行研究。文献[1]提出了DDS相位截断杂散谱的精确分析方法,该文对DDS的相位截断杂散谱精确分析方法进行改进,提出一种新的精确分析方法,通过这种方法可以方便地确定不同频率控制字的杂散谱分布。此外新方法对改进算法与原算法的性能进行了分析,通过比较,改进算法的计算量明显比原算法的计算量要小,易于仿真。  相似文献   

2.
该文提出直接数字频率合成器(DDS)的非均匀采样模型,在此模型的基础上对DDS的相位截断频谱杂散进行了分析和计算,给出了一些重要的结论并指出了影响杂散特性一种较为准确的解释。同时给出了一种抑制相位截断噪音的方法。Matlab仿真结果表明在一定条件下该方法能够有效抑制相位截断误差。  相似文献   

3.
对于DDS杂散信号抑制的分析和仿真   总被引:5,自引:0,他引:5  
在DDS中,相位累加器的相位截断误差,幅度量化的有限长效应和DAC的非理想特性是DDS杂散信号的主要来源,其中相位截断误差对DDS输出信号性能的影响最大。本文在分析相位截断误差的基础上,分析、比较了几种抑制相位截断杂散信号的方法并给出了仿真结果,从而为软件实现DDS提供了理论基础。  相似文献   

4.
丁锦滔 《电讯技术》2002,42(6):92-95
本文介绍了直接数字频率合成器(DDS)的工作原理和System View的应用,并使用SystemView建立了DDS的仿真系统,得到了相位截断对DDS的影响的仿真结果,对研究和设计DDS系统有着实际意义。  相似文献   

5.
唐东峰  黄丹  李涛 《通信技术》2002,(11):25-26
着重研究了直接数字式频率合成器(DDS)的频谱特性。以信号的数学模型和频谱为出发点,归纳出DDS在有相位截断时信号的杂波抑制度的计算,并得到杂波抑制度与频率控制字、截断误差、D/A位数的关系,为研制低杂散DDS提供一定的理论依据。  相似文献   

6.
直接数字式频率合成器相位截断误差的分析   总被引:2,自引:0,他引:2  
介绍了直接数字式频率合成器的原理以及相位截断的概念,并给出了相位截断误差的表达式,最后给出了直接数字式频率合成器无相位截断误差的设计方法,并给出了实验结果。  相似文献   

7.
介绍了直接数字式频率合成器的原理以及相位截断的概念,并给出了相位截断误差的表达式,最后给出了直接数字式频率合成器无相位截断点头的设计方法,并给出了实验结果。  相似文献   

8.
结合数字式频率合成器(DDS)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标.该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/Hz@10 kHz,杂散优于-73 dBc,频率转换速度为520 μs.  相似文献   

9.
DDS的杂散分析及降低杂散的方法   总被引:1,自引:0,他引:1       下载免费PDF全文
刘兰坤  潘明海   《电子器件》2007,30(2):572-574
对直接数字频率合成器(DDS)的相位截断杂散、幅度量化杂散及非线性杂散的频谱特征和分布规律进行了定性分析,得到相位截断是DDS输出频谱杂散的主要来源.利用得到的结论提出了合理选择时钟频率的方法,用于抑制DDS输出信号中的相位截断杂散,然后探讨了DDS级联设计的方法,用于降低系统设计中DDS输出信号的杂散,最后进行了计算机仿真,证实了本文方法的可行性.  相似文献   

10.
DDS相位截断杂散分析   总被引:2,自引:0,他引:2  
从相位截断误差序列本身的特性,采用三角函数小角近似法,结合时域采样、频域采样和调制等相关理论,推导了相位截断杂散的数目,幅值和位置分布的数学表达式.提出了计算直接数字频率合成器(Direct Digital Synthesizer,DDS)输出频谱结构的简化算法,且杂散幅度计算精度可以通过控制频谱混叠次数实现.Matlab仿真验证了推导过程以及由此得到的算法的正确性.  相似文献   

11.
通过对直接数字合成器在锁相环路中作为分频器应用的研究,使频率合成器可以在实现超细频率分辨率的同时达到高的频谱纯度。  相似文献   

12.
A CMOS Quadrature Baseband Frequency Synthesizer/Modulator   总被引:1,自引:0,他引:1  
A quadrature baseband frequency synthesizer/modulator IC has been designed and fabricated in a 0.5 m CMOS. This quadrature baseband frequency synthesizer/modulator is intended for use in a wide variety of indoor/outdoor portable wireless applications in the 2.4–2.4835 GHz ISM frequency band. This frequency synthesizer/modulator is a capable of frequency and phase modulation. The major components are: a quadrature direct digital synthesizer, digital-to-analog converters and lowpass filters. By programming the quadrature direct digital synthesizer, adaptive channel bandwidths, modulation formats, frequency hopping and data rates are easily achieved. The quadrature baseband direct digital synthesizer produces an 80 MHz frequency band. The quadrature baseband spectrum could be upconverted with off-chip mixers into the 2.4 GHz ISM frequency band. The chip has a complexity of 17,803 transistors with a die area of 24 mm2 and a core area of 9 mm2. The power dissipation is 496 mW at 3.3 V.  相似文献   

13.
DDS是一种新型频率合成技术 ,应用日益广泛 ,但杂散含量高成为其进一步发展的瓶颈。本文首先简要介绍传统 DDS,然后对计算法 DDS做数字实现和频谱分析 ,最后比较 2种 DDS的杂散性能 ,得出计算法 DDS杂散性能优于传统 DDS杂散性能  相似文献   

14.
李静  徐艳 《电子设计工程》2012,20(8):109-111,114
为了实现直接数字频率合成信号的产生,文中基于直接数字频率合成器(Direct Digital Frequency Synthesis,DDS)的工作原理、基本结构、特性分析、输出频谱,采用了MATLAB语言进行编程,结合交互式图形用户界面(Graphic User Interface,简称GUI),调整参数k(1≤k≤100)可以产生1~100 Hz任意频率的时域和频域波形,能够产生直接数字频率合成信号,达到设计要求。  相似文献   

15.
基于DDS的低相噪频率综合源设计   总被引:13,自引:2,他引:11  
谢仁宏  是湘全 《现代雷达》2003,25(12):41-43
分析了相位累加器截断、波形ROM有限字长、DAC等对直接数字频率合成器(DDS)相位噪声的影响,得出了DDS芯片本身对输出信号相位噪声影响很小的结论。给出了采用AD9854芯片构成的低相噪频率综合源的硬件组成以及系统实测的相位噪声、杂散技术指标。  相似文献   

16.
蒋英超 《电子工程师》2007,33(5):31-32,63
介绍了DDS(直接数字频率合成)技术及PLL(锁相环)频率合成技术的工作原理及特点,给出了现代电台设计中基于DDS的频率合成器的设计方案.采用DDS输出作为参考的PLL频率合成器非常适合用做现代电台的本振.  相似文献   

17.
18.
在现代电子技术中,数字式频率合成器在通信、雷达等系统中得到了广泛的应用,其相位噪声直接影响到系统的整体性能。提出了利用变频锁相方法改善微波波段频率合成器的相位噪声,并进行了频域分析,给出了相应的环路滤波器的设计。最后的实验结果给出了变频锁相与直接锁相的频率合成器相位噪声比较,可以看出采用变频锁相方式的频率合成器的相位噪声有了很大的改善。  相似文献   

19.
本文实现了一个采用三位三阶Δ∑调制器的高频谱纯度集成小数频率合成器.该频率合成器采用了模拟调谐和数字调谐组合技术来提高相位噪声性能,优化的电源组合可以避免各个模块之间的相互干扰,并且提高鉴频鉴相器的线性度和提高振荡器的调谐范围.通过采用尾电流源滤波技术和减小振荡器的调谐系数,在片压控振荡器具有很低的相位噪声,而通过采用开关电容阵列,该压控振荡器达到了大约100MHz的调谐范围,该开关电容阵列由在片数字调谐系统进行控制.该频率合成器已经采用0.18μm CMOS工艺实现,仿真结果表明,该频率频率合成器的环路带宽约为14kHz,最大带内相位噪声约为-106dBc/Hz;在偏离载波频率100kHz处的相位噪声小于-120dBc/Hz,具有很高的频谱纯度.该频率合成器还具有很快的反应速度,其锁定时间约为160μs.  相似文献   

20.
通过对直接数字频率合成技术的研究,采用单片机AT89S51控制DDS芯片AD9854设计出一种高性能直接数字频率合成器。该数字频率合成器采用并行通信的方式传输控制字,通过改变控制字来改变输出频率,得到所需频率的正弦波。软件上采用菜单式、全部键盘控制方式。用4×4矩阵键盘控制,进行功能选择以及设置频率、幅度和相位控制字。界面显示用带中文字库的液晶TS-12864显示,实现了良好的人机交互,系统操作使用方便。用单片机控制DDS数字芯片实现的数字频率合成器,有着比模拟频率合成器更好的抗干扰性、频率分辨率和频谱纯度,同时有着更小的体积。系统经测试得到所需频率的正弦波,数字频率合成器设计成功。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号