共查询到20条相似文献,搜索用时 15 毫秒
1.
<正> LP2983是一种微功耗、输出低电压(≤1.2V)线性稳压器(输出固定电压有0.9、1.0V及1.2V三种),输出电流可达150mA。该器件主要特点:输出电压精度可达±1%;能接受高的峰值电流(峰值输出电流典型值250mA,短路电流典型值400mA);低功耗(在150mA输出时典型地电流I_(GND)=825μA;空载时I_(GND)=65μA);输入电压范围宽(2.2~16V);有过热、过流保护电路;工作结温范围-40~+125℃; 小尺寸SOT-23封装;有关闭控制,关闭状态时,耗电<2μA。 LP2983有A级及标准级两种输出精度标准(A级的初始精度为±1%,标准级初始精度为±1.5%)。A级精度用后缀AIM5,标准级用后缀IM5。另外,三种不同输出电压分别用后缀-0.9、-1.0及-1.2表示0.9、1.0V及1.2V。 相似文献
2.
3.
新型大电流、低压差线性稳压器 总被引:1,自引:0,他引:1
便携式电子产品的迅速发展促进了电源IC的开发,其中低压差线性稳压器有较快的发展。它不仅减小了输入、输出电压的差值(称之为“低压差”),并且增加了关闭电源功能(具有电源管理功能)及电源工作状态信号输出,使进一步节省电能及更可靠地工作。 相似文献
4.
低压差线性稳压器广泛应用于开关电源的输出端和由电池从电的电子设备中,本文详细介绍了低压差线性稳压器的主要优点,还介绍了集成控制器UC1834的组成、工作原理和实际应用电路。 相似文献
5.
介绍MAXIM公司生产的低压差线性稳压器MAX667的功能特点和应用电路,MAX667的功耗低,有固定5V输出和可调节输出两种工作模式,输出电流可达250mA,输出可关断,它还具有欠压检测和电池电压不足检测功能,可广泛应用在电池供电的便携式仪器仪表中。 相似文献
7.
8.
低电压、低压差(Low Voltage,Low Dropout)线性稳压器(LDO)具有结构简单、低噪声、低功耗以小封装和较少的外围应用器件等突出优点,在便携式电子产品中得到了广泛的应用。本文介绍了LDO的基本原理、基本参数、应用电路、应用条件、温升及电容器的选择问题。另外介绍了应用波特图对LDO做稳定性的分析,PCB的设计,最后介绍了LDO的选用原则。 相似文献
9.
10.
Micrel低压差线性稳压器及其应用 总被引:2,自引:0,他引:2
本文简单介绍了低压差线性稳压器的基本原理和应用方法,并给出了许多实用电路,详细地介绍了由5V变为3V或2V的微机电源的实用电路。采用低压线性稳压器,可以大大提高电源的效率,并且还能保证高质量供电。 相似文献
11.
介绍线性稳压器MAX1658的功能和特性,及其在RS-232/RS-485串行通信接口转换器中的应用。 相似文献
12.
<正> MAX1725/1726是一种超低工作电流线性稳压器,用于要求延长电池寿命的小功耗电平产品中,如应用于烟雾检测器、遥控发送器、智能电池组、工业控制系统、微处理器电源、实时时钟后备电源、PDA及以电池为电源的报警器及需长期候守 相似文献
13.
<正> MAX8862是美国MAXIM公司生产的一种新型双低压差线性稳压器。该器件内部有主、辅两个相互独立的稳压器,分别输出250mA及100mA电流;输出电压视型号的后缀而定:后缀为L的输出电压为4.95V,T的为3.175V,R的为2.85V。另外,该器件的输出电压也可由用户通过两个外设电阻在2~11V范围内设定。 相似文献
14.
15.
提出了一种全片内集成的低噪声CMOS低压差线性稳压器(LDO).首先建立传统LDO的噪声模型,分析了关键噪声来源并提出采用低噪声参考电压源来降低LDO输出噪声的方法.其次,提出一种带数字校正的基于阈值电压的低噪声参考电压源,用TSMC 0.18μm RF CMOS工艺设计并完成了为低相位噪声锁相环(PLL)电路供电的全片内集成低噪声LDO的流片和测试.该LDO被集成于高性能射频接收器芯片中.仿真结果表明,LDO的输出噪声低于26nV/√Hz@100kHz,14nV/√Hz@1MHz,电源抑制比达到-40dB@1MHz,全频率范围内低于-34dB.测试结果表明采用该低噪声LDO的PLL电路与采用传统LDO的PLL电路相比,其相位噪声降低6dBc@lkHz,低2dBc@200kHz. 相似文献
16.
提出了一种全片内集成的低噪声CMOS低压差线性稳压器(LDO).首先建立传统LDO的噪声模型,分析了关键噪声来源并提出采用低噪声参考电压源来降低LDO输出噪声的方法.其次,提出一种带数字校正的基于阈值电压的低噪声参考电压源,用TSMC 0.18μm RF CMOS工艺设计并完成了为低相位噪声锁相环(PLL)电路供电的全片内集成低噪声LDO的流片和测试.该LDO被集成于高性能射频接收器芯片中.仿真结果表明,LDO的输出噪声低于26nV/√Hz@100kHz,14nV/√Hz@1MHz,电源抑制比达到-40dB@1MHz,全频率范围内低于-34dB.测试结果表明采用该低噪声LDO的PLL电路与采用传统LDO的PLL电路相比,其相位噪声降低6dBc@lkHz,低2dBc@200kHz. 相似文献
17.
John C.Teel 《电子设计应用》2005,(6):i001-i002
电源抑制比(Power Supply Ripple Rejection;PSRR)是专门衡量电路对于电源内各种频率纹波的抑制能力,这在许多射频和无线应用中非常重要。本文将针对提升电源抑制比为最好的应用状况提出具体分析。低压降稳压器(LDO)的电源抑制比是指输出纹波与输入纹波在一个频率范围内的比值( 相似文献
18.
19.
设计了一款可吐纳3 A大电流的跟踪终端线性稳压器。该稳压器采用双电源供电,降低了芯片的功耗。内部误差放大器采用轨到轨输入结构设计,拓展了稳压器输入共模电压范围;同时采用跨导线性环电路结构和简单补偿电路结构的设计,使其在负载突变时提供快速的负载瞬态响应,减小输出过冲。输出级上下功率管采用NMOS推挽式输出,可提供1 A/2 A/3 A的大电流,极大提高了稳压器的带载能力。该稳压器能够满足DDRⅠ/Ⅱ/Ⅲ和低功耗DDRⅢ/Ⅳ总线终端对电源供应的要求。采用华虹0.35μm工艺流片,在两个输入电压V_(IN)、V_(LDOIN)分别为5 V、2.5 V条件下进行测试,输出/吸收3 A负载电流时,输出稳定在1.25 V。 相似文献
20.
为满足SoC系统负载快速变化的要求,提出了一种新型摆率增强型片上LDO系统。通过增加有效的内部检测电路,使LDO的功率管栅极电压可以快速地响应输出负载跳变,提高电路响应速度。采用中芯国际40 nm CMOS工艺模型,对电路进行仿真。仿真结果表明,当LDO的负载电流以100 mA/μs跳变时,电路的最大上冲电压为110 mV,下冲电压为230 mV,恢复时间分别为1.45 μs和1.6 μs。同时,在2 V电源电压下,电路的静态电流只有42 μA。 相似文献