首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
为了满足高性能开关电源中集成运放的应用需要,设计了一种结构简单且具有轨对轨输出的运算放大器.该运放基于0.5μm BiCMOS 工艺,采用浮动输出的输入信号适配器(ISAFO),将输入信号放大至差分输入级的工作区域,从而实现了轨对轨的运行.对所设计的运放进行了仿真分析,结果表明在工作电源电压为±0.75 V、外接100 kΩ电阻的条件下,该运放的直流开环增益达到了102 dB,单位增益-带宽为6.35 MHz,相位裕度为62.5°,而功耗仅约为150 μW.所设计的运放具有很宽的共模输入范围及较高的增益,所以特别适用于开关电源的误差放大器、过流、过压和过热保护模块中.  相似文献   

2.
正确使用集成运算放大器必须了解影响其工作性能的主要,其中输入误差信号是影响运放工作性能的重要参数之一。本文主要研究引起集成运放输入误差信号的主要参数及减小其影响的方法。  相似文献   

3.
采用动态元件匹配二代电流传输器(DEM-CCⅡ)技术,设计了一种0.35μm标准工艺的高精度CMOS放大器。通过比较传统的CMOS运放可知,所设计的CMOS放大器既增大了输出摆幅又减小了输出阻抗,且有效地限制了有限的运放增益对电路性能的影响。仿真实验结果表明,该CMOS放大器增益误差比传统运放的增益误差小38~50倍,精度等级明显提高,因而特别适用于各类检测和信号调理放大器的设计中。  相似文献   

4.
一种新型的高频运算放大器电流反馈运算放大器,又弥互阻抗运算放大器,最近很流行。本文不讨论其广为流行的理由,仅讨论在一定的条件下它比传统的电压反馈运算放大器具有优良的高频性能。电流反馈运算放大器的等效电路图如图1所示。像电压反馈运算放大器一样,电流反馈运算放大器也有反相输入端和同相输入端。电流反馈运放与电压反馈运放的下同之处在于二个输入端的结构不同。电流反馈运放的同相输入端像电压反馈运放一样为一个高阻抗节点,而其反相输入端则为一个电流输入低阻抗节点。同相输入端的信号通过一个单位增益缓冲器施加到反相输入端。在理想情况下,反相输入端应该保持与同相输入端相同的电位,并呈现零输入阻抗。实际上、输入阻抗R_s要有几十欧姆。因此,在二个输入端之间存在失调电压,其大小与电压反馈运放的失调电压类似,大约仅有几十或几百微伏。  相似文献   

5.
在分析运算放大器一般输入级电路结构的基础上,文章设计出一种新颖的电路结构以实现运算放大器的超宽共模输入范围,摆脱了电源电压对信号共模电平范围的限制,解决了一般运放输入级中容易出现的输入管饱和问题。电路采用1.6μm的P衬N阱BiCMOS工艺制程,HSPICE仿真结果表明:电源电压为2.7V时,运算放大器的共模电平VCM输入范围为1V~7V,带宽为3MHz(相位裕度72.5),开环增益为62.5dB。  相似文献   

6.
介绍了一种基于高速互补双极型工艺设计的宽带高速运算放大器。该运放输入级采用折叠式共射-共基结构能够增大输入级带宽,改进型威尔逊电流镜作为有源负载将差分输入信号转换为单端输出信号,并提高输入级差分增益;通过基极补偿技术补偿输入对管基极电流,降低输入偏置电流,提高运放精度。输出级采用双缓冲AB类输出级,能够消除交越失真,提高运放带负载能力,并为负载提供较大功率。Spectre仿真结果表明:在±15 V,25℃,1 kΩ负载电阻和10 pF负载电容条件下输入偏置电流为34.8 nA,静态电流≤8 mA,单位增益带宽365 MHz,压摆率428.1 V/μs, 0.01%精度建立时间为42.3 ns。  相似文献   

7.
基于GSMC 0.18um CMOS工艺,设计了一种应用于12位ADC的全差分运算放大器.为了提高增益,在套筒式共源共栅结构上运用了增益提高技术.为了提高输入跨导,采用隔离效果更好的深N阱CMOS作为输入端,从而提升增益带宽.为了降低功耗,利用单端放大器作为辅助运放.整体电路结构简单优化.仿真结果表明,运算放大器直流开...  相似文献   

8.
一种基于前馈补偿技术的高性能CMOS运算放大器   总被引:3,自引:1,他引:3  
基于传统CMOS折叠共源共栅运算放大器的分析和总结,应用前馈补偿技术,实现了一种高性能CMOS折叠共源共栅运算放大器,不仅保证了高开环增益,而且还大大减小了运放的输入失调电压。设计采用TSMC 0.35μm混合信号CMOS工艺实现,采用Hspice进行仿真,仿真结果表明运放的直流开环增益为95 dB,输入失调电压为0.023 mV,负载电容为2pF时的相位裕度为45.5°。  相似文献   

9.
仪表放大器及应用   总被引:1,自引:0,他引:1  
仪表放大器是一种高增益、直流耦合放大器,它具有差分输入、单端输出、高输入阻抗和高共模抑制比等特点。差分放大器和仪表放大器所采用的基础部件(运算放大器)基本相同,它们在性能上与标准运算放大器有很大的不同。标准运算放大器是单端器件,其传输函数主要由反馈网络决定;而差分放大  相似文献   

10.
于晓权  范国亮 《微电子学》2020,50(6):784-788
针对CMOS运算放大器存在的输入失调电压高、噪声性能差等问题,提出了一种基于双极结型场效应晶体管(BiFET)工艺的高输入阻抗运算放大器。采用P沟道JFET差分对作为输入级,实现了pA量级的极低输入偏置电流/失调电流和nV/Hz量级的极低输入噪声电压谱密度。采用双极晶体管构成的共集-共射增益级和互补推挽输出级,实现了100 dB的开环增益、10 V/μs的输出电压转换速率和10 MHz的带宽。该运算放大器适用于对微弱模拟信号的采集和放大。  相似文献   

11.
<正> 集成运算放大器是一种通用性很强的电子器件,它在信号运算、信号处理、测量技术、自动控制等方面的应用非常广泛。以下介绍几个应用实例,仅供读者参考。 1.直流电压表 图1是用集成运放构成的直流电压表,被测电压Ui接于运算放大器的同相输入端,运放的输出端接有量程为150mV的电压表,为了扩大电压表的量程,输入端接有由电阻R1~R8组成的分压器。集成运放接成同相比例运算电路,其输出电压Uo=(1+R1/R2)·U_+ ,U_+为运放同相输入端的电压,它与被测电压U_i成正比,比例系数取决于  相似文献   

12.
基于40 V标准双极工艺,设计了一种低噪声精密运算放大器电路。该电路主要用于高精度、高分辨率系统。介绍了运算放大器总体架构以及工作原理,对低噪声精密运算放大器设计关键技术,如输入偏置电流降低、频率稳定性补偿、输入失调电压降低等,进行了分析。利用Spectre软件进行了仿真,并进行了流片验证。对芯片进行了实际测试,结果显示,在±15 V工作电压条件下,该放大器的输入偏置电流为2 nA,输入失调电压为10 μV,大信号电压增益为132 dB,共模抑制比为135 dB,电源抑制比130 dB。电路满足高精度、高分辨率、低噪声等各种场合的应用需求。  相似文献   

13.
用好运放     
运放(运算放大器OP AMP的简称)是具有很高放大倍数的电路单元。由于早期应用于模拟计算机中,用以实现数学运算,故得名“运算放大器”。运放的种类繁多,究其本质不外乎是一个高增益的直流放大电路,配合外按反馈网络,可以在各种场合广泛应用。、运放可以是分立元件的,  相似文献   

14.
针对两级全差分运算放大器对输入级和输出级不同的性能要求,设计了连续时间共模反馈电路和开关电容共模反馈电路,使运放在稳定电路直流工作点的同时提高输出摆幅.基于0.13μm CMOS混合信号工艺对电路进行仿真,结果表明,该运放两级共模反馈瞬态输出的波动范围分别为1.06 mV和2.21 mV,在2.5 V电源电压下具有91.6 dB直流开环增益,负载电容为1.5 pF 时单位增益带宽为1.163 GHz.  相似文献   

15.
零漂移运算放大器是一种特殊形式的运算放大器,适用于精密应用。在这些应用中,由于差分输入信号非常小,输入引脚上的任何偏移都可能在输出端引起严重误差。除了具有低输入的失调电压外,这些专用的运算放大器还可以在较广的温度和时间范围内具有高共模抑制比(CMRR)、高电源抑制比(PSRR)、高开环增益和较低的漂移等特性。  相似文献   

16.
电流反馈运算放大器CFOA是近几年才推出的新型器件。与电压反馈运算放大器VFOA相比,CFOA具有更宽的带宽和更高的转换速率。如电压运算放大器OP27的转换速率SR=2.8V/μs,增益带宽积为8MHz。电流反馈放大器EL2020最小的转换速率SR=500V/μs,带宽为50MHz并且与闭环增益无关。输出电流可达+33mA。新型运算放大器要能够进行电流反馈,运算放大器的设计就要使其中一个输入端为低阻抗。考虑到通常的输入信号为电压信号,另一个输入端设计有一个放大倍数为1的电压缓冲器,输入信号电压接到电压缓冲器上,使该运算放大器能被电压驱…  相似文献   

17.
问:我的ADC没有输入信号,为什么输出数据位仍在不断变化?答:不熟悉高速ADC的人可能会认为:在静态模拟输入下,转换器的数字输出将保持恒定。这种看法就如同期望在没有输入信号的情况下运算放大器仅输出直流失调电压误差。如果  相似文献   

18.
匡志伟  唐宁  金剑  任李悦 《电子器件》2009,32(5):871-874
设计了一种应用于采样保持电路中高速高增益运算放大器。该运放采用全差分增益提高型共源共栅结构。在输入信号通路上加入适当的补偿电容,消除了零极点对对运放建立时间的影响,同时对主运放的次极点进行了优化,改进了相位裕度。采用0.35μmCMOS工艺仿真,结果表明,运放的开环直流增益达到106dB,单位带宽为831MHz(负载电容8pF),相位裕度为60.5&#176;,压摆率为586V/μs,满足12位50MS/s流水线ADC中采样保持电路性能要求。  相似文献   

19.
设计了一种低电压全差动增益增强CMOS运算跨导放大器。主运放为一个P管输入的折叠式共源共栅结构,两个辅助运放被设计用来提升电路的输出阻抗和开环增益。主运放采用了一种改进的开关电容共模反馈电路,有更快的建立时间和更高的精度。电路采用中芯国际(SMIC)0.18μm混合信号CMOS工艺设计,1.8 V电压供电,仿真结果表明,运算放大器的开环直流增益为92.2 dB,单位增益带宽可达504 MHz。  相似文献   

20.
在分析传统CMOS宽共模输入级结构基础上,设计了一种新型CMOS电路结构实现超宽共模输入范围(ICMR)的运算放大器。此设计通过提取输入共模电平与参考共模电平比较放大,反馈到输入信号端,使信号在放大前共模电平趋近参考共模电平,可扩大输入共模电平范围,并有利于OP core性能保持稳定。电路采用TSMC 0.13μm CMOS工艺进行设计,利用Cadence仿真,结果表明:在3.3 V电源电压下,输入共模范围为-1.5 V~4.8 V,开环增益为74 dB,单位增益带宽为11.4MHz,相位裕度为74°。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号