共查询到10条相似文献,搜索用时 468 毫秒
1.
直接序列扩频捕获的门限调整技术与混合方案 总被引:8,自引:0,他引:8
讨论了对传统的直接扩频序列同步捕获的改进方法,包括分别基于顺序搜索捕获和匹配滤波捕获的门限调节技术和结合了这两种传统方法的两种不同的混合方案。文中对这几种方法的性能、复杂度和适用性作了对比分析。 相似文献
2.
数字匹配滤波捕获方法研究与FPGA实现 总被引:3,自引:2,他引:1
频偏与判决门限对数字匹配滤波器的捕获性能影响巨大,因此研究实现抗频偏算法及自适应门限调整裳略对捕获有非常重要的意义。丈章设计实现了适合FPGA实现的基于数字匹配滤波器的时频二维搜索算法和自适应门限调整策略并且在FPGA上实现。 相似文献
3.
4.
5.
大Doppler频移条件下基于导频信号的扩频码捕获 总被引:2,自引:1,他引:1
分析了Doppler频移对传统扩频码捕获算法的影响,提出了在发送导频信号期间,利用自适应谱线增强器(ALE)对部分匹配滤波输出进行处理以估计Doppler频移值,经过频偏校正后,采用传统全匹配捕获算法进行扩频码捕获判决的新方法。仿真结果表明,这种方法可以有效地消除大Doppler频移的影响,迅速完成扩频码的捕获。 相似文献
6.
在扩频测控系统中。实现长码的快速捕获是系统主要性能要求之一。通过对长扩频码捕获性能分析,采用部分相关技术和串一并行数字相关技术,有效实现长扩频码的快速捕获。给出了部分相关匹配的仿真结果和长扩频码快速捕获实现的技术途径。 相似文献
7.
提出了一种用于扩频同步中的自适应门限检测方法,该方法在自适应基本理论的基础上,采用自动检测电路,调整捕获门限值随着接收信号电平值的大小而改变,从而克服了多径和多址干扰对同步的影响。理论分析和仿真试验表明,自适应门限检测器的虚警概率、漏检概率和平均捕捉时间性能均明显优于固定门限检测器。 相似文献
8.
新近提出的δ相关检测/解扩方案,较经典相关检测/解扩方法在同步条件下其计算量减少了99.61%,抗干扰能力提高了2~3个数量级。然而,广泛应用的经典匹配滤波扩频码同步门限检测方法的计算量太大,抗干扰能力不足,当干扰较强时,难以提供有效同步扩频码序列。为了发挥δ相关检测/解扩方案的潜在抗干扰能力,提出了δ匹配滤波扩频码同步门限检测方案。仿真分析表明,所提方案较经典匹配滤波扩频码同步门限检测方法,计算量减小了99.61%,在输入SNR(-0~-20 dB)+sf256条件下,平均误同步率降低了1~2个数量级。 相似文献
9.
10.
DSSS系统PN码捕获的相关峰优化及自适应门限检测 总被引:1,自引:0,他引:1
针对直接扩频系统的PN码捕获问题提出了一种基于恒虚警概率自适应门限算法的改进方案。方案通过将相邻两个符号长度内接收信号的相关峰值及平均能量对应相乘构造出新的统计量,并用随噪声能量及信噪比变化的自适应门限代替原有的固定门限判决统计量,以达到提高系统检测性能的目的。理论分析和仿真结果表明,改进方案较原方案的PN码捕获性能有很大的提高。 相似文献