共查询到18条相似文献,搜索用时 93 毫秒
1.
2.
AHB总线仲裁器的设计 总被引:2,自引:0,他引:2
介绍了AHB总线仲裁信号,对其仲裁机制和仲裁过程进行了详细的说明.在MAX plusⅡ软件平台上,采用自顶向下的设计方法,将整个设计分为3个模块,底层模块使用甚高速集成电路硬件描述语言(VHDL)设计,然后包装入库,顶层文件采用原理图输入法,实现AHB总线仲裁器的设计,并给出仿真结果. 相似文献
3.
4.
随着半导体工艺的发展,片上系统(System-on-Chip, SoC)内部集成的不同功能IP(Intellectual Property)核越来越多。各IP核通过总线方式连接,多核同时抢占总线很大地制约了片上系统的性能。高效的总线仲裁器可以解决多核抢占总线引起的冲突和竞争问题,提升片上系统性能。该文提出一种改进的高速彩票总线仲裁器。使用4相双轨协议代替时钟实现彩票抽取机制以防止彩票丢弃,采用异步流水线交叉并行的工作方式以提升工作速度。在NINP(NonIdling and NonPreemptive)模型下通过65 nm CMOS工艺的Xilinx Virtex5板级验证,相比经典彩票仲裁器和动态自适应彩票仲裁器,具有更好的带宽分配功能,有效避免撑死和饿死现象,工作速度提高49.2%以上,具有一定的功耗优势,适用于有速度要求的多核片上系统。 相似文献
5.
6.
7.
基于Altera的CPLD器件的PCI总线仲裁器设计,实现仲裁器的AHDL编程,并结合仿真结果对PCI总线的仲裁进行了论述. 相似文献
8.
Antonio Di Rocco 《电子设计技术》2007,14(12):120-120
本设计实例描述了一个PCI2,2总线仲裁器的VHDL实现方法(图1).任何PCI系统都可能有一个或多个PCI主控设备. 相似文献
9.
随着半导体工艺技术的发展,芯片内部集成的功能模块越来越多.各功能模块通过总线方式连接,因而片上总线仲裁架构成为制约芯片性能提高的瓶颈.通过改善片上总线仲裁器设计,能有效缓解由于各功能模块争用总线资源而引起的芯片性能下降.本文提出一种基于博弈论的片上总线仲裁机制,利用求解多人博弈问题的方法解决总线争用问题,并以片上系统的性能指标为约束条件,得到解决总线争用问题的一般模型.最后,通过仿真及实际硬件平台对算法进行测试,结果表明应用本算法的指令处理速度比应用固定优先级算法快236%,比应用轮换算法快53%. 相似文献
10.
11.
摘要:作为火控产品,可靠性的设计已成为决定该产品生命力的重要指标。为此,主要介绍了光电隔离和变压器隔离两种信号隔离技术在某型火控计算机中的应用,该技术的应用对提高产品的可靠性起到了良好的效果。 相似文献
12.
介绍一种语音电路的设计,说明了设计原理及控制方法。该环节利用语音存储/再生芯片ISD1420、功率放大电路及扬声器构成大功率语音电路,由单片机根据火控计算机主机传送来的信息进行发音报读。 相似文献
13.
接口电路的设计是否合理关系到整个系统的可靠运行。在此主要介绍某型火控计算机接口电路的设计,不同的接口电路需匹配不同的适配电路。该接口电路在某火控计算机中的应用证实了本设计方案切实可行。 相似文献
14.
15.
16.
17.
计算机在数控机床上的应用 总被引:2,自引:0,他引:2
在介绍计算机在数控机床上应用的同时,着重介绍了能为所有数控机床实现自动编程的HZAPT-11自动编程系统。该系统不仅适用于现有数控机床编程的需要,而且可为各类数控机床提供良好的编程服务。 相似文献