共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
本文针对TMS320F2812的片上ADC模块,提出了几种可行的提高AD采样精度的方法,其中着重介绍了一种高精度的采样方法,并且给出了其C语言实现的程序清单。这个方法可以大大提高AD模块的采样精度,其在实现上面也比较容易。 相似文献
3.
4.
本设计以超声成像为应用背景,用ADC12020来实现AD转换,用FPGA实现ADC的时序控制,用FIFO作为ADC输出数据的高速缓冲存储区,实现了岛速数据采集、数据的快速传输和模块灵活控制三者的结合。并用SignalTapll观察ADC12020的输出信号。 相似文献
5.
6.
文中,对瞬态超高速数据采集系统设计的一些问题进行了探讨;并结合一些相关的实验以虚拟仪器的形式对该系统进行了验证和应用.该系统以美国模拟器件公司的超高速AD芯片AD9433为核心进行设计.时钟由一个特殊的、可编程的电路产生,前置一个放大倍数为1~100的1、2、5步进的AD驱动放大器,采集到的数据有一个256K的FIFO高速缓存进行存储,并以USB接口输出,亦可实现同计算机间的通讯.所有的模块都在可编程器件CPLD的控制下运行,组成一个完整的、独立的瞬态超高速数据采集系统. 相似文献
7.
介绍了高性能定点DSP芯片TMS320VC5402和ADC芯片AD1674的主要特点,提出并设计了基于TMS320VC5402与AD1674、八路模拟选择开关CD4051的八路实时数据采集电路。采用C语言嵌入汇编语言的方式进行程序设计,给出了仿真结果。 相似文献
8.
介绍了一种基于FPGA的高速数字化仪的理论设计和实现方法,从硬件角度给出了设计思路和实现方法.整个系统核心器件包括:高速数模转换芯片,拥有14b精度,150MHz转换速率等性能;高性能FPGA;板载4片32bSDRAM,能够增加采样深度,提高存储速率,实现大数据量的实时存储.使用Verilog语言编写底层FPGA程序.测试结果表明:可以实现可控深度的预采样;ADC有效位达14b,输入10MHz的正弦信号时,通道间相干系数能达到0.9983,信号完整,能满足对高速信号的采集要求. 相似文献
9.
针对现有故障录波器采样频率低的缺点,本文设计了一种高采样率的电力系统故障录波器,该录波器由高速数据采集卡和上位机组成。首先基于DSP芯片和两片8位并行高速A/D转换芯片TLC5510设计了一种双通道高速数据采集卡,该高速数据采用卡通过USB口将采集到的故障数据上传到上位机,上位机软件实现故障数据读取、存储和显示的功能。实验表明,该录波器采样频率可达20Msps,具有一定的实际应用价值。 相似文献
10.
针对某合成孔径雷达系统的数据采集与形成模块,提出了一种基于现场可编程门阵列(FPGA)片同步(ChipSync)技术的高速数字接口电路设计方案.具体阐述了高速接口电路的结构框图、片同步技术的优点、高速接口电路时钟网络的分配和接El电路的详细设计方案.分析了时序余量以及数据同步,给出了系统调试方案以及实验结果.实验表明,当模/数变换器(ADC)的数据输出速率在50~600 MHz范围之内时,ADC输出的数据能够可靠地锁存到FPGA内部.这种方案成功应用到某合成孔径雷达2 400 MHz采样率的数据采集与形成模块中. 相似文献
11.
12.
介绍了一种用于对雷达回波I/Q信号进行双路高速采集与数据存储的系统,采样速率为200MHz,分辨率为12位,存储深度为4GB.该系统采用FPGA作为主控制器,ADS62P29作为高速数据转换器,K9K8G08U0M作为大容量数据存储器,通过USB实现系统与计算机之间的通信.利用Cadence软件和VHDL语言完成了系统设计、软件仿真及关键信号的完整性仿真.测试结果表明,ADC的有效位数可达10.69,输入信号为80 MHz的正弦信号时,两路ADC信号之间的相干系数达到0.998 4,可满足雷达系统对回波信号进行高精度相位测量的要求. 相似文献
13.
针对目前大多数采集系统无法实现多通道高分辨率采样及携带不方便等情况,提出了一种基于USB的多路数据采集系统的设计方法。系统利用ARM+FPGA+AD7656的系统组合实现16路通道同步信号采样,FPGA用于实现对A/D转换的逻辑控制,通过ARM7处理器对A/D转换数据进行处理,再由USB接口与计算机进行数据通信。测试结果表明,基于FPGA与ARM的多通道数据采集系统结构简单、控制方便、设计成本较低,能够准确快速地对16路信号同时进行采集。 相似文献
14.
15.
16.
17.
苏家洪 《中国新技术新产品》2011,(1):28-28
AD574是美国AD公司生产的12位逐次逼近式A/D转换器,内部集成由转换时钟、参考电压源和三态输出锁存器,利用AD574及美国BB公司生产的ISO124隔离放大器;设计适应强干扰环境A/D控制卡;实现晶体生长的过程控制。文中简要介绍了用该芯片设计的A/D控制卡的逻辑图。 相似文献
18.
19.
20.
设计采用单片机与FPGA开发系统实现数字示波器.阐述示波器的实现原理及过程,利用AD783做取样保持电路,对被测信号进行实时采样并保持,将采样信号送入FPGA,进行实施采样和等效采样,实现对信号的完整取样并还原波形,再由单片机处理,最后实现LCD显示和键盘操作.对各功能模块、电路原理进行分析.实测表明系统实时采样频率和等效采样频率范围覆盖1KHz~100MHz,输入阻抗大于1MΩ.设计模块过程中进行最大限度的数字化,外围电路简单,极大地减少了被测信号的受干扰率.系统稳定性好、可靠度高,较好的实现了设计目的. 相似文献