首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 956 毫秒
1.
陈根亮  肖磊  张鉴 《电子科技》2013,26(1):52-55
对DDR SDRAM的基本工作特性以及时序进行了分析与研究,基于FPGA提出了一种通用的DDR SDRAM控制器设计方案。在Modelsim上通过了软件功能仿真,并在FPGA芯片上完成了硬件验证。结果表明,该控制器能够较好地完成DDR SDRAM的读写控制,具有读写效率较高、接口电路简单的特点。  相似文献   

2.
一种DDR SDRAM控制器设计   总被引:3,自引:1,他引:2  
在分析DDR SDRAM基本操作原理的基础上,提出了一个基于FPGA的DDR SDRAM控制器的设计,实现了DDRSDRAM读写时序控制,并给出实现结果.  相似文献   

3.
针对FPGA中使用DDR3进行大容量数据的缓存应用背景,采用模块化设计方法,提出基于Xilinx Kintex-7 FPGA的DDR3 SDRAM FIFO接口设计方案。在分析DDR3用户接口特点和用户接口时序的基础上,对不同读/写模式进行效率测试。借鉴标准FIFO的设计思想,结合DDR3 SDRAM控制器的特点,设计遍历状态机对该FIFO接口进行读/写测试。最后,原型机平台验证了该接口不仅具有标准FIFO简单易用的功能,而且具有存储空间大等优势。  相似文献   

4.
本文在介绍DDR SDRAM的工作原理基础上,提出了一种DDR SDRAM控制器的实现方法;DDRSDRAM的数据选通特性也在本文中给予了详细的讨论。本文提出的DDR SDRAM控制器实现方法通过了FPGA功能验证,并在LCD TV控制芯片中得到了成功地嵌入式应用。  相似文献   

5.
针对高速大容量数据读写的广泛需求,提出一种FPGA控制DDR3 SDRAM实现大规模高速查找表的方法。该方法采用Altera公司Cyclone V系列的 FPGA,在Quartus II开发环境下,利用Verilog HDL编程语言,通过状态机来描述对DDR3 SDRAM的各种时序操作,设计了用户自定义DDR3 SDRAM控制器。搭建了测试系统进行测试,同时使用SignalTap II逻辑分析仪对控制器的工作流程进行了调试和验证。最终测试结果表明,查表准确且速度达到了40M次每秒。  相似文献   

6.
DDR SDRAM高容量和高速度的特点使它在需要大量数据累积的卫星导航长周期码直接捕获中具有广阔的应用前景,但是其接口与目前应用的大多数处理器都不兼容。在分析了DDR SDRAM的基本操作原理的基础上,提出了一种基于Virtex4系列FPGA的DDR SDRAM控制器的设计,解决了DDR SDRAM和处理器接口不兼容的问题,并给出了仿真波形和实现结果。  相似文献   

7.
存 介绍了DDR3 SDRAM的技术特点、工作原理,以及控制器的构成。利用Xilinx公司的MIG软件工具在Virtex-6系列FPGA芯片上,实现了控制器的设计方法,并给出了ISim仿真验证结果,验证了该设计方案的可行性。  相似文献   

8.
视频格式转换系统中DDR控制器设计   总被引:1,自引:0,他引:1  
提出了面向高清的视频格式转换系统,设计了一种基于状态机且适用于视频格式转换的DDR SDRAM控制器系统结构和状态转移控制流程.该控制器能实现2片DDR SDRAM乒乓读写切换,完成整个视频的传输.最后对控制器的电路进行了仿真,并在Xilinx的Spartan3E系列上实现了DDR SDRAM的连续读写,为集成电路技术...  相似文献   

9.
视频解码器验证板的DDR SDRAM控制器的实现   总被引:1,自引:0,他引:1  
DDR SDRAM是一种大容量,高速度的同步动态存储器,但是由于其对同步性的要求以及需要由控制字来控制的特点使得他与系统之间必须有一个接口来实现时钟同步和对DDR SDRAM进行控制.介绍了在用硬件实现H.264协议解码部分的FPGA验证中的DDR SDRAM控制器的实现.提出了一种适用于多用户访问的DDR SDRAM控制器的设计方案,为快速访问大容量存储器的电路设计提供了新的思路.  相似文献   

10.
提出了一种在GPON系统ONU端采用FPGA直接控制SDRAM进行数据缓存的方法.介绍了SDRAM,然后提出了用Verilog语言实现SDRAM控制器的设计方法,最后进行仿真和调试,验证了设计的正确性.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号