共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
本文介绍了一种基于TMS320F2812DSP芯片与AD转换芯片ADS8365构成的高速、并行高精度数据采集系统,用于实现高速同步数据采集。主要内容包括两种芯片功能的介绍、硬件接口电路的设计及相关软件设计等。 相似文献
3.
4.
5.
一种基于DSP的高速数据采集系统的设计与实现 总被引:1,自引:1,他引:0
研究了一种以数字信号处理器(DSP)为核心的高速多通道数据采集系统,详细讨论了该数据系统的结构与软、硬件实现,分析了计算机并口处于EPP模式下和DSP进行通讯的原理,设计了在EPP模式下采用FIFO实现高速数据传输的电路,并论述了数据采集软件开发中的若干关键技术。现场运行表明,该数据采集系统具有速度快、控制方便、可靠性高等优点。 相似文献
6.
7.
8.
9.
10.
为了提高数据采集系统的采样速度、转换精度、降低系统功耗,设计了一种采用TI公司的C5000系列定点DSP芯片TMS320VC5509和ADI Device公司的2通道的、软件可选的、双极性输入的、最高转换速率是1MSpS、12位的带符号的逐次逼近型串行AD7322的数据采集系统,并阐述了该系统的主要硬件电路的搭建原理、连接方法以及采集过程。该系统的前端数据采集单元采用2160像元的TCD1206SUP线阵CCD作为图像传感器,CCD输出的视频信号经过一个二阶有源低通滤波电路进行滤波后,被高速串行A/D转换器AD7322采集并转换成数字信号,然后将数字信号送进DSP。通过测试表明,该系统设计方案合理,达到了设计目的和要求。 相似文献
11.
12.
在要求大容量、实时性的高速数据采集中,采用PCI总线作为数据传输总线是高速数据采集的发展方向。为了采集两路模拟音频信号,提出了一种基于PCI总线的双通道数据采集系统的设计方案。首先介绍了系统的硬件组成及功能,并阐述了系统的工作原理,介绍了核心器件DSP的程序设计,以及驱动程序的设计方法;最后得出结论。本系统具有可传输数据容量大、速度怏、实时性好及成本低等特点。 相似文献
13.
基于AD7828和TMS320F206的多通道高速数据采集系统设计 总被引:2,自引:0,他引:2
8b高速AD转换器AD7828具有每通道50kHz采样速度,本文详细介绍了他的工作原理,同时介绍了他与DSP芯片TMS320F206和AM29F040B-120PC的接口设计方案。最后提到了多通道高速数据采集系统设计过程中的注意事项。 相似文献
14.
《电子科技文摘》2006,(8)
0621758基于DSP的电力系统谐波测控设计[刊,中]/刘旺东//电讯技术.-2006,46(2).-94-96(G)提出一种谐波状态估计问题的数学模型,并设计出以数字信号处理器(DSP)为主FPGA为辅的电力数据采集处理系统,实现对电力系统谐波等参量进行测控。参5 0621759基于FPGA的高速数据采集系统接口设计[刊,中]/黄伟//单片机与嵌入式系统应用.-2006,(4).-34-37 (C)以基于新一代FPGA——XilinxⅡ-PRO的高速数据采集系统为例,详细介绍LVDS和LVPECL接口匹配设计和高速串行RocketIO技术的实现,并对高速数传系统的输入输出接口的不同实现方式进行分析,给出系统解决方案。参6 相似文献
15.
16.
基于FPGA和TS201链路口的多通道数据采集系统设计 总被引:1,自引:0,他引:1
设计了一个基于TS201高速链路口的多通道数据采集系统。其中FPGA作为主控器件控制AD的数据采集,并把多通道数据整序通过链路口实时地送到TS201中。有效缓解了在多DSP共享总线平台上多通道数据采集系统引起的总线冲突,提高了信号处理平台的整体性能。 相似文献
17.
介绍了数据采集存储系统硬件组成与技术指标、高冲击条件下电路设计方法及元器件选择原则、并行高速多通道数据采集与数据存储、数据预采集技术、系统动态参数设置等关键技术,利用甚高速集成电路硬件描述语言(VHDL)和QuartusⅡ9.0软件完成了系统原理设计和软件仿真,并设计了系统原理样机。仿真实验证明设计的系统实现了16通道100 kHz~500 kHz的数据采集和存储,能完成失重触发和指定通道阈值触发,系统运行稳定可靠。 相似文献
18.
介绍了一种基于DSP+FPGA的高速数据采集系统的设计方案,结合TMS320VC5402定点DSP芯片强大的数据处理能力与FPGA构成线性流水阵列结构.该系统能够以80Mbps采样速度完成大容量数据的获取,从而使系统具有良好的数据采集性能。在数据处理过程中,本方案提出了用硬件电路方法来实现数据的实时无损压缩存储或转发.从而实现多通道高速并行数据采集的设计思路。 相似文献
19.
20.
设计了以TMS3205402 DSP为数字信号处理平台,对语音信号的2PSK调制与解调系统.包括DSP硬件系统结构外围电路的设计以及软件的设计两大部分.所设计的系统通过音频接口芯片TLC320AD50C进行A/D和D/A转换,通过DSP的多通道缓冲串行接口McBSP实现TLC320AD50C与DSP芯片的通信,通过DSP软件完成2PSK调制解调功能. 相似文献