首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 149 毫秒
1.
系统通过计算机对X光机的状态进行控制,对X光机摄取的静态和动态图象进行实时的捕捉、存储,能实现X光数字点片(PDSI)与数字减影(PDSA),并提供了大量的图象处理算法对捕捉的图象进行后期处理,简要地说明了该系统的设计和实现情况,并对其中动态减影新算法作了介绍。  相似文献   

2.
脑部数字减影图象增强研究   总被引:3,自引:0,他引:3       下载免费PDF全文
针对数字减影图象中,因运动引起的图象质量下降问题,提出了一种基于图象配准的数字减影图象增强算法,该算法通过选择合适的控制点和相似测度,采用快速样条插值算法以及鲍威尔优化搜索方法,并用块匹配方法对造影图象和掩膜图象进行配准,实验结果表明,配准后的减影图象质量良好,不仅具有较高的临床诊断价值,并且该算法具有较快的计算速度。  相似文献   

3.
文章基于系统集成技术提出了以医学影像发生器、影像处理软硬件平台和现代通讯网络为三大核心的现代医学影像处理系统的基本组成及其集成结构体系,并基于这一集成结构体系实现了数字血管减影(DSA)医学影像处理系统。该系统可实现动态医学影像数据的实时采集和海量存储、实时远程传输、实时减影处理等功能。  相似文献   

4.
为了对数字减影血管造影图象中的血管形态进行准确的检测,提出了一种基于数学形态学与自适应跟踪的对数字减影血管造影图象中血管形态进行检测的算法,该方法首先采用自适应跟踪和匹配滤波来求得图象中指定血管段的中心线,然后使用腐蚀梯度算子实现血管边缘的检测,另外,为了比较不同检测算子的优点,还对其他几种形态学边缘检测算子;如膨胀梯度、Beucer算子、VVL算子的性能进行了分析讨论,实验结果表明,该方法具有重要的临床应用价值,由于它不需对所得到的数字减影血管造影(DSA)图象进行平滑,即可直接对DSA图象进行血管形态检测,且不至丢失图象中血管形态的一些有用信息,因此不仅能够获得较高的精度,并且对血管段的形状也不需严格限制。  相似文献   

5.
着眼于现有的微机图像系统,将电视摄影或录像带中图像信息经计算机处理以提高图像的质量,实现了心血管造影再现、数字减影、以及有关参数的测量,并具有实时图像再现和减影能力。  相似文献   

6.
基于TMS320C6x的双波段图象高速融合系统   总被引:3,自引:0,他引:3       下载免费PDF全文
对自主研制的,以TMS320C6201数字信号处理器(DSP)为核心处理器的高速图象融合系统的设计与实现方案进行了完整描述,并着重讨论了双通道数字图象融合处理硬件系统设计中的特殊问题,由于采用了最新的高性能DSP以及硬件结构优化设计,该系统可以灵活地应用多种融合算法来实现可见光-长波红外双通道数字图象的实时或准实时融合处理,并具有手动像素平移配准功能,可以较好地解决多尺度图象融合算法的大数据量计算处理与硬件系统实时性要求之间的矛盾,为实用化的多通道实时图象融合处理机的研制工作奠定了良好的技术基础。  相似文献   

7.
道路车辆数字图象采集系统   总被引:2,自引:0,他引:2  
论述了一种用于公路交通管理的数字图象采集和查询系统.此系统采用了视频信号复合编码和ADPCM压缩存储技术解决大容量数字图象的实时存储问题,研制了相应的图象采集硬件,并由此硬件构成了道路车辆多微机图象采集系统.此系统具有简洁、可靠、免维护和低成本等特点.  相似文献   

8.
数字图象处理技术在航空和航天及工业、医疗、公安和科研教学等领域得到了广泛的应用。随着大规模集成电路的飞速发展、计算机性能的提高,图象处理技术及设备得到了很大的发展和提高。我们针对科研和教学的需要,研制了一套性能高、软硬结合、处理速度快的通用微机图象处理系统。该图象处理系统具有如下特点:图象实时采集功能:高速A/D变换,可在40ms内将一幅摄像机输入的模拟图象变成256个灰度级的512×512×8bit数字图象。.图象存储:将实时采集的图象存储在图象帧存储体。.图象显示:采集的图象可以在显示器上实时显示。.能与各种…  相似文献   

9.
吴国芳  刘伟 《微处理机》1997,(1):55-57,64
介绍小尺寸运动工件实时高速图象识别与处理系统。利用手段将运动中小尺寸工件(如牙签)的图象数字化,并存储到MCS-51单片机中,在数字图象处理技术的基础上对小尺寸工件进行实时检测。实现了实时并行,连续运转,具有较高的性能价格比。  相似文献   

10.
本文提出了一种在现有公用电话网上利用局间数字中继进行实时动态图象远距离传输的设计方案,并作了系统软、硬件设计,为实时图象的传输提供了一种经济实用的新方法。  相似文献   

11.
A class of image processing and analysis tasks is well suited to parallel processor implementation using a simple software architecture. Such a system functions with loosely coupled master and multiple slave processes. As an example, implementation of a viable laboratory instrument for chromosome analysis is described. Its processing hardware consists of several conventional MC68000 processors with dual ported memory on a VME-bus.  相似文献   

12.
针对CIS图像采集与处理系统实时性高、功耗低、体积小、图像处理类型多样的要求,设计了一种以FPGA为主处理器,Qt软件为协处理器的单通道CIS图像采集处理系统。利用FPGA集成度高、速度快的优点,完成图像的前端采集和预处理;Qt软件实时显示图像,并可根据需要调用其丰富的库资源,完成各种复杂的图像处理操作。系统有通用性强易于升级的特点,加载上相应的软硬件程序之后,可实现对图像的采样、预处理、传输、PC端实时显示及后续处理等功能。详细分析了系统的设计思路及实现方式,并在软硬件平台上进行了算法仿真和功能验证。实验结果表明:该系统实时性好,图像处理功能强大,灵活性好,能满足设计要求。  相似文献   

13.
基于线阵图像传感器点钞机纸币号码识别系统   总被引:1,自引:0,他引:1  
利用0.1ms/line线阵图像传感器和数字信号处理器(DSP)实现了立式点钞机1200张/分运行速度下的纸币号码图像的同步识别.解决了DSP的有限存储空间与数字图像处理的大数据量之间的矛盾.阐述了整个系统与点钞机速度匹配的实现方法,以及DSP同时进行算法处理及全局控制的实现,给出识别结果通过USB主机控制器保存到U盘中的过程.该系统实现了人民币号码的动态采集,实时处理,便捷式存储.系统运行可靠,为解决金融安全问题提供了一种途径.  相似文献   

14.
文中介绍了一种高性能媒体信号处理器MAP-CA,它具备对视音频信号进行压缩处理的优化结构和多种方便的标准音视频接口。针对视频会议中视频信息的处理需求,以MAP—CA为核心处理器,设计了一个基于PC机的插卡式视频多点处理子系统,可应用于视频会议中多路码流的实时合成和转换,并且不会增加PC机负担。  相似文献   

15.
视频图像处理要求高速运算能力,在处理技术不断提高和算法复杂度不断提升的情况下,并行处理的可编程逻辑器件的高速运算能力和可重复执行多任务的特性在视频图像处理领域得到了极大的发挥。与传统的串行处理DSP芯片为核心器件的视频图像处理方案相比,单片FPGA芯片和嵌入其内部酌NiosII软核处理器不仅能够达到运算速度的要求,而且成本更低、设计更简单。系统由I2C模块、视频译码模块、存储模块和检测模块组成,模块之间由Avalon总线链接。系统基于QuartusⅡ、MATLAB和ModelSim软件工具设计与仿真.实验结果表明能够达到预期的要求。  相似文献   

16.
《Real》2001,7(4):327-337
In this paper we describe the design and implementation of an efficient and compact image processing library for a digital still camera based on Siemens TriCore microcontroller-DSP processor. The library is designed for use in both off-line (non-real-time applications on NT-based Pentium platforms) as well as on-line (real-time embedded applications such as TriCore based systems). To satisfy the constraints of embedded systems in terms of memory limitations, the library was designed to operate on an input image using the concept of band processing. In such a method, the input image is divided into an appropriate number of data bands (strips). The image bands are then processed sequentially using a pipeline of band based operators. The processed bands are then collected into a single output image. Most of the operators incorporated in the library take advantage of the band processing mechanism and operate on a stream of such image bands. This scheme not only alleviates the memory space requirements but also lends itself to multithreading/parallel processing implementations with potential for even faster performance. The library was implemented in C and optimized for our target TriCore processor. The code size for the target system including baseline JPEG Codec and all other image processing pipeline operators described in the following sections is 31 Kb. The library can process a 1008×800 image in 1.98 s.  相似文献   

17.
It is sometimes necessary to orthogonally reorient bitmap images. Traditional techniques for doing so are difficult to implement on classically organized bitmap memory systems because of their raster-scan ordering of images. In some cases, this can require several hundred times more processor activity, and many times more memory references, than are required to bitblt an image. This article describes a new bitmap graphic hardware component, the "image prism" which enables us to implement all orthogonal transformations with minimum processor and memory activity. A new algorithm, which is significantly faster than previously known techniques, is outlined. Along with the image prism, this algorithm performs all mirroring and 90-degree image rotations in time and memory activity equivalent to bitblt'ing an image. A VLSI implementation of the prism is also described.  相似文献   

18.
The speedup factor in real time simulation of dynamic systems using multiprocessor resources depends on: the architecture of the multiprocessor system, type of interconnection between parallel processors, numerical methods and techniques used for discretization and task assignment and scheduling policy. The minimization of the number of processors needed for real time simulation requires the minimization of processors times for interprocessor communications and efficient scheduling policy. Therefore, this article presents a methodology for the real time simulation of dynamic systems including a new pre-emptive static assignment and scheduling policy. The advantages of applying digital signal processor with parallel architecture, for example TMS320C40, in real time simulation have been described. Some important issues in real time architectures necessary for efficient multiprocessor real time simulations, such as multiple I/O channels, concurrent I/O and CPU processing, direct high speed interprocessor communications, fast context switching, multiple busses, multiple memories, and powerful arithmetic units are inherent to this processor. These features minimize interprocessor communication time and maximize sustained CPU performance.  相似文献   

19.
结合当前电子技术和图像处理技术的最新发展,设计了一种采用ADSP-2181数字信号处理器建构的图像检测定位的硬件平台,以满足图像检测的工业应用需要。运用并行数据流的分析方法系统论证了ADSP-2181作为图像检测系统核心处理器方案,提出了系统的数据流模型和控制模型,并以此设计实现了一个较高性能的硬件系统,具有视频图像获取、实时显示、图像处理和图像检测等多种功能。从PCB自动检测的标志识别及定位的需要出发,提出了适合硬件处理的Hough变换算法进行PCB圆形定位标志的检测,并给出了实验结果。  相似文献   

20.
提出一种采用FPGA内置RAM存放字符点阵库实现动态字符显示的新的设计方案,该方案只需要将待显示字符的码值写入FPGA内部RAM中,FPGA程序就能实现对这些字符的实时显示。文章还介绍一种应用该技术的典型的数字图像处理系统,字符显示由FPGA完成,为处理器腾出更多的时间用于算法运算,从而提高了系统的性能。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号