首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 187 毫秒
1.
为了获得低相位噪声和高集成度频率源,设计了基于锁相环的频率合成器。利用ADS射频仿真软件,对锁定时间和相位噪声进行仿真,确定设计满足指标要求。用集成VCO的锁相环芯片ADF4360-7进行硬件测试,锁定频率在434MHz,功率达到1dBm,相位噪声为-87dBc/Hz@10kHz。此频率源指标满足大多数测量和通信系统要求,可在射频电路中推广使用。  相似文献   

2.
针对汽车防撞雷达系统,设计了11.8GHz低相噪频率源.在对锁相环技术研究的基础上,分析相位噪声达到要求指标的可行性,并介绍鉴相器电路、压控振荡器电路以及环路滤波器电路的设计.测试结果表明该输出频率为11.8GHz的频率源获得很好的相位噪声性能,实现1kHz处相位噪声指标优于-90dBc/Hz,并且其他指标均达到要求.11.8GHz低相噪频率源能提高汽车防撞雷达系统的性能.  相似文献   

3.
设计和分析了一种高稳定度、低噪声的CMOS环型压控振荡器。该电路具有较低的压控增益,较好的线性范围,较低的相位噪声。应用复制偏置电路,对差分环型压控振荡器的控制电压进行复制,通过对压控振荡器相位噪声的计算和分析,以提高对环型压控振荡器电源电压噪声和衬底噪声的抑制。该设计和分析是基于上华0.5 μmCMOS工艺,当控制电压从1~3 V变化时,相应的振荡频率为100~500 MHz;在偏离中心频率1 kHz、10 kHz、100 kHz和1 MHz频率处得到的相位噪声分别为?50 dBc/Hz、?75 dBc/Hz、?98 dBc/Hz和?120 dBc/Hz。  相似文献   

4.
直接数字频率合成(DDS)以相位噪声好、调频速度快、体积小、频率分辨率高的特点广泛使用于现代通信领域中。文章详细介绍DDS的工作原理及特性,并给出用单片机对最新的DDS芯片AD9910进行控制的设计电路来实现产生高性能信号的方法。测试结果表明,该电路产生的信号能够达到用户所需要的波形频率、幅度及相位要求。  相似文献   

5.
直接数字频率合成(DDS)以相位噪声好、调频速度快、体积小、频率分辨率高的特点广泛使用于现代通信领域中.文章详细介绍DDS的工作原理及特性,并给出用单片机对最新的DDS芯片AD9910进行控制的设计电路来实现产生高性能信号的方法.测试结果表明,该电路产生的信号能够达到用户所需要的波形频率、幅度及相位要求.  相似文献   

6.
基于0.18 μm RF CMOS工艺实现了一个1.2 GHz高线性低噪声正交输出频率综合器,该综合器集成了一种高线性低调谐灵敏度的低噪声LC压控振荡器;降低了系统对锁相环中其他模块的要求;基于源极耦合逻辑实现了具有低开关噪声特性的正交输出高速二分频,采用"与非"触发器结构实现了高速双模预分频,并集成了数控鉴频鉴相器和全差分电荷泵,获得了良好的频率综合器环路性能。对于1.21 GHz的本振信号,在100 kHz和1 MHz频偏处的相位噪声分别为-99.1 dBc/Hz和-123.48 dBc/Hz。该频率综合器具有从1.13~1.33 GHz的输出频率范围。工作电压1.8 V时,芯片整体功耗20.4 mW,芯片面积(1.5×1.25) mm2。  相似文献   

7.
为了使移相器的电路性能与体积重量满足有源相控阵雷达T/R组件的要求,设计了一种S波段五位数字移相器.该移相器由5个移相位级联而成,小度数移相位采用加载线型电路结构,大度数移相位采用改进型开关线结构;通过微波仿真软件ADS进行电路优化设计,在2.7GHz~3.1GHz频率范围内均方根相位误差小于3°,插入损耗小于3dB,输入驻波比小于1.4dB.仿真结果表明,该设计满足讯组件的要求.  相似文献   

8.
为满足频率转换、相位噪声性能的要求,介绍一种以AD9852为核心的频率信号源设计方法。并详细介绍了部分组件的设计方法。  相似文献   

9.
为了满足某系统倍频功放组件需求,提出了低相位噪声、低杂散、频率捷变和高频段输出的X波段跳频本振模块设计方法.首先提出了跳频本振模块的总体设计方案,然后对P波段跳频基准电路、X波段固定点频电路进行了设计,最后采用ADS软件对相位噪声、杂散等指标进行了仿真优化.仿真结果验证了该方案的可行性.  相似文献   

10.
为了提高全球卫星导航定位系统(GNSS)接收机的灵敏度,设计低相位噪声的小数频率合成器.通过分析灵敏度与相位噪声的关系,提出新的实现方案.该方案利用品质因数增强型可变电容减小压控振荡器(VCO)相位噪声,基于CMOS双D触发器单元的多模分频器和尾电流滤波的预分频降低带内相位噪声,充、放电流自校正且互补开关切换的电荷泵和带随机化抖动的Σ Δ调制器抑制杂散.该电路在0-18 μm CMOS工艺上实现.测试结果表明:提出的频率合成器能够接收所有的GNSS信号,输出的频率调谐范围达到58%,VCO增益变化小于±21%,当偏移频率为1 MHz时, 本振(LO)相位噪声低于-121 dB,最大功耗为117 mW.提出的小数频率合成器,已成功应用于高灵敏度GNSS接收机中,在GPS模式下灵敏度达到-157 dBm.  相似文献   

11.
小型Ka频段锁相倍频源   总被引:1,自引:0,他引:1  
介绍了小型毫米波跳频频率合成器的研究方法。为了满足系统小型化要求,采用微波频段锁定后倍频到毫米波频段的锁相倍频方案,选用超小型、无任何补偿措施的普通10 MHz晶振。整个毫米波锁相源在150 cm3体积内实现。测试结果为:输出频率29~31 GHz,步进20 MHz,相噪优于-65 dBc/Hz@10 kHz,输出功率大于10 dBm,可用于8 mm接收机作本振或发射机基准源使用。  相似文献   

12.
针对锁相式频率合成器噪声特点,简述了相位噪声的表征形式,分析了锁相式频率合成嚣相位噪声的产生原因,提出了几种降低相位噪声的方法.ADS软件仿真的结果表明,这几种方法能够有效地改善锁相式频率合成器的相位噪声特性,提高频率合成器的稳定性,具有实际运用意义.  相似文献   

13.
军用跳频通信系统为了提高抗干扰能力和达到高的通信性能,要求跳频频率合成器具有高的跳频速度、低的相位噪声和杂散电平,同时输出频率按照伪随机序列跳变.本文介绍了一种伪随机序列快速跳频频率合成器.本跳频频率合成器采用直接数字频率合成技术(DDS)和锁相频率合成技术(PLL)相混合的形式产生高精度、高稳定的频率输出.该频率合成器的输出频率按m序列快速跳变,输出信号带宽为:350~510MHz,相位噪声优于-90dBC/Hz/1KHz,杂散电平优于-60dB.该频率合成器能应用于军用跳频通信系统,改善通信系统的抗干扰能力.  相似文献   

14.
针对某机载电子设备的需求,研制了低相噪、低杂散的P波段捷变频频综器.在提出频综器的总体设计方案的基础上,对P波段跳频基准模块的环路滤波器设计及杂散产生进行了探讨,运用ADS软件对P波段跳频基准模块的相位噪声、杂散及锁相时间进行了仿真设计,最后给出了工程实现结果.测试结果表明:各点单边带相噪总体优于110 dBc/Hz,杂散优于75 dBc,完全满足指标要求.  相似文献   

15.
X~Ku波段宽覆盖捷变频频率合成器研制   总被引:3,自引:0,他引:3  
提出了一种宽相对覆盖、低相位噪声的捷变频频率合成方法。该方法首先利用混频锁相环方法进行宽带锁相得到低相噪性能与捷变频性能,进而针对混频锁相环在宽覆盖情况下环路带宽急剧变化而导致系统相噪和捷变频性能下降的问题,提出实时调节锁相环电路的鉴相增益,以对压控振荡器的等效压控增益非线性进行补偿,从而实现在宽覆盖范围内锁相环环路带宽基本保持恒定,即确保所覆盖范围内低相噪性能与捷变频性能的一致性。基于本方法研制实现的11.1~13.1 GHz,最小步进10 MHz的宽覆盖合成器全范围环路带宽基本保持在600 kHz,输出信号相噪优于-83 dBc/Hz@1kHz,捷变频时间小于10 μs。  相似文献   

16.
详细论述了延时线锁频环在频率合成器中的功能和应用,对锁相锁频环的传递函数和相位噪声单边带功率谱密度进行分析,并给出仿真设计。仿真结果表明,将延时线锁频环用于频率合成器中,能明显改善中远端的相位噪声。  相似文献   

17.
提出了基于DDS/PLL混合的频率合成器的设计方案,给出了主要的硬件选择,并且对该频率合成器的杂波抑制和相位噪声进行了分析,最后对样机的性能进行了测试,结果表明该频率合成器具有很好的性能,可应用于短波接收机中。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号