共查询到20条相似文献,搜索用时 39 毫秒
1.
2.
石英振荡器的频率,幅度和输出信号的杂波受到许多环境因素的影响。本文研究了温度,湿气,压力,加速度,振动,磁场,电场,负载和辐射对精度振荡器的灵敏性的物理学基本原理。石英振荡器对辐射的灵敏性是一个非常复杂的课题,人们还是不太熟悉的,因此,仅仅能讲述一般的结果。由于外界影响,不同型号振荡器的灵敏性是不同的,同是型号的振荡器中一个与另一个也不同。对于一个已给定型号振荡顺,一种参数的灵敏性常常与其他参数的值有关。对于上述参数,典型的灵敏性将被给出。 相似文献
3.
振荡器的应用十分广泛。传统石英振荡器生产工艺复杂,性能单一,而且成本下降空间较小,因此一些应用市场提出了对硅振荡器的需求。模拟与混合信号IC厂商Silicon Laboratories(芯科实验室有限公司)近日发表具有极高稳定性的全CMOS振荡器Si500,以此进入消费电子市场领域。 相似文献
4.
严格根据应用情况选择合适类型 从简单的精度约30 000ppm的R C振荡器,到精度优于0.001ppb的原子钟,有很多满足不同应用要求的时钟选项.多年以来,体声波(BAW)晶体振荡器可用以满足大多数要求,它提供的精度在10ppm范围内.精度低一些的选择,如SAW振荡器、陶瓷振荡器以及IC振荡器,它们各自具有其满足特定需求的优势. 相似文献
5.
“时钟和振荡器是所有电子系统的心跳”,正如Silicon Labs公司副总裁Dave Bresemann所说的,振荡器可谓电子系统正常运行的根本。 相似文献
6.
7.
8.
Michael McCorquodale曾经是Mobius Microsystems公司的创始人,他对全硅频率控制器件进行了开创性的学术研究,拥有多项全硅频率控制器的专利。迄今,这家公司的全硅频率控制器产品的出货量已超过1千万颗。2010年1月,IDT收购了Mobius Microsystems公司。 相似文献
9.
10.
11.
MAX3610是一款基于频率合成器的晶体振荡器IC,适用于光纤通道(FC)存储局域网,例如,硬盘驱动、主机总线适配器、交换机和RAID控制器。该芯片具有完全集成的晶体振荡器和基于锁相环(PLL)的倍频器。使用低成本的26.5625MHz AT切型基频晶体谐振器,可产生106.25MHz或212.5MHz时钟输出,LVPECL或LVDS接口。输出时钟相位抖动在12KHz至20MHz带宽内典型值为0.7psrms。 相似文献
12.
设计了一种用于时钟芯片的Pierce晶体振荡器,通过对传统结构的改进,增加了振幅控制结构和输出频率校准电路,提高了输出频率、振幅的稳定性和输出频率的精度,降低了功耗。同时对电路的工作原理进行了理论分析,电路采用CSMC 0.5 μm-5 V CMOS工艺实现,通过仿真结果验证,显示该设计达到了技术指标要求。 相似文献
13.
15.
提出了一种适用于反激式AC-DC芯片的高效、可修调振荡器电路。相对于传统的振荡器,增加了一块模式控制电路,通过检测负载反馈端电压,可灵活选择两种不同的工作模式,产生不同频率,从而实现芯片在所有负载下都可以保持较高的工作效率。修调电路可以对主电容充放电电流进行调节,实现频率抖动,从而减小EMI的影响。利用华润上华0.8μm 40V高压BCD工艺,对提出的电路进行仿真验证。结果表明,所有负载下变换器转换效率均可达到85%,负载变化时,频率可变范围为22~66kHz,修调电路实现4%的频率抖动。 相似文献
16.
A High-Performance CMOS Voltage-Controlled Oscillator for Ultra-Low-Voltage Operations 总被引:2,自引:0,他引:2
Hsieh-Hung Hsieh Liang-Hung Lu 《Microwave Theory and Techniques》2007,55(3):467-473
In this paper, a novel circuit topology of voltage-controlled oscillators (VCOs) suitable for ultra-low-voltage operations is presented. By utilizing the capacitive feedback and the forward-body-bias (FBB) technique, the proposed VCO can operate at reduced supply voltage and power consumption while maintaining remarkable circuit performance in terms of phase noise, tuning range, and output swing. Using a standard 0.18-mum CMOS process, a 5.6-GHz VCO is designed and fabricated for demonstration. Consuming a dc power of 3 mW from a 0.6-V supply voltage, the VCO exhibits a frequency tuning range of 8.1% and a phase noise of -118 dBc/Hz at 1-MHz offset frequency. With an FBB for the cross-coupled transistors, the fabricated circuit can operate at a supply voltage as low as 0.4 V. The measured tuning range and phase noise are 6.4% and -114 dBc/Hz, respectively 相似文献
17.
18.
石英晶体振荡器的集成化设计 总被引:1,自引:1,他引:1
在分析典型的分立式共射共基晶体振荡器原理的基础上,通过建立电路模型,设计一种集成化的石英晶体振荡器.采用电压源电路作为缓冲放大器的基极偏置,去掉容值较大的旁路电容,振荡电路与缓冲放大器电路共用偏置分压电阻,缩短电路起振时间,减小电路版图面积.基于特征尺寸为0.35μm的chrt.35dg_sige工艺库,利用Cadence中的spectre仿真工具对电路进行仿真.结果显示:当电源电压为2.7V时,振荡频率为12.8MHz,起振时间约为1.3ms,输出波形的峰峰值约为0.8V,单边带相位噪声1kHz处为-142dBc/Hz,10kHz处为-150dBc/Hz,整个电路的直流功耗小于2.7mW. 相似文献
19.