共查询到20条相似文献,搜索用时 15 毫秒
1.
以TMS320F206与TLC2543的接口为例,介绍一种DSP与串行ADC的接口方法。文中利用DSP外部通用输出引脚模拟时钟源,较好地实现了DSP的同步串行口(SSP)与串行ADC的时序配合。对于其它DSP与串行ADC的接口,也可参考这一方法实现。 相似文献
2.
用DSP实现同步发电机微机励磁调节器 总被引:1,自引:0,他引:1
介绍了基于DSP芯片TMS320LF2407A的同步发电机微机励磁调节器的设计原理与实现过程.它利用DSP芯片可快速执行傅氏算法的优点,通过采用同步采样ADC芯片ADS7864实行交流同步采样的方法,对同步发电机出口端的定子电压、电流进行准确测量;通过PID和最优控制的方法,得到精确的PWM控制信号输出;并且利用DSP芯片上的串行通信接口SCI和CAN控制器接口,实现多机之间和与上位机之间的调试和监控通信. 相似文献
3.
DSP应用系统中,大多有ADC和DAC通道.本文介绍一种集成了ADC和DAC于一体的TLC320AC01模拟接口电路与TMS320VC5402定点DSP的接口电路的硬件设计方法.该设计采用2片TLC320AC01芯片,工作于主从模式.最后给出一个软件实例说明主从模式下软件的实现方法. 相似文献
4.
基于TMS320LF2407A的同步发电机微机励磁调节器的设计 总被引:3,自引:0,他引:3
介绍了基于DSP芯片TMS320LF2407A的微机励磁调节器的设计原理与实现过程。利用DSP芯片可快速执行傅氏算法的优点,通过采用同步采样ADC芯片ADS8364实行交流同步采样,消除泄漏误差。通过PID和最优控制的方法,得到精确的PWM控制信号输出。利用DSP芯片上的串行通信接口SCI和CAN控制器接口,实现多机之间和与上位机之间的调试和监控通信, 相似文献
5.
6.
7.
DSP应用系统中,大多有ADC和DAC通道。本文介绍一种集成了ADC和DAC于一体的TLC320AC01模拟接口电路与TMS320VC5402定点DSP的接口电路的硬件设计方法。该设计采用2片TLC320AC01芯片,工作于主从模式。最后给出一个软件实例说明主从模式下软件的实现方法。 相似文献
8.
本文分析了串行时钟芯片DS1302与数字信号处理器的硬件接口,介绍了TMS320F2812通过模拟时序的方法实现对DS1302的读写,该方法可应用于其它串行器件与DSP的接口程序设计中。 相似文献
9.
基于DSP的实时语音压缩 总被引:1,自引:1,他引:1
DSP(数字信号处理器)具有强大的数字信号处理能力,在其应用系统中,大多由ADC和DAC通道来完成对模拟信号的数字化处理。本文介绍了一种集成ADC和DAC于一体的TLC320AD50C模拟接口电路与TMS320VC5416定点DSP接口电路的硬件设计方法,并结合一个具体的软件实例说明主从模式下软件的实现方法。 相似文献
10.
DSP(数字信号处理器)具有强大的数字信号处理能力,在其应用系统中,大多由ADC和DAC通道来完成对模拟信号的数字化处理。本文介绍了一种集成ADC和DAC于一体的TLC320AD50C模拟接口电路与TMS320VC5416定点DSP接口电路的硬件设计方法,并结合一个具体的软件实例说明主从模式下软件的实现方法。 相似文献
11.
12.
13.
14.
15.
要实现对现代变压器特性试验仪的数据处理和分析,必须解决PC机和DSP的串行通信问题.文中介绍了基于VisualBasic6.0的DSP与PC机的串行通信,构建了两者的串行通信体系结构,并通过具体的实例给出了DSP与PC机之间串行通信的方法.结果表明,该方法简单有效、功能强大,方便地实现了PC机和DSP之间的通信,借鉴性高. 相似文献
16.
17.
基于DSP和FPGA的卫星数据压缩机的研制 总被引:1,自引:0,他引:1
根据卫星数传系统的要求,考虑FPGA的单粒子效应,提出一种多DSP+FPGA的卫星数据压缩机的硬件结构。介绍了CCD相机与数据压缩机之间的LVDS接口、数据压缩机与综合处理器之间的遥控遥测接口、硬件内部DSP与FPGA之间的串行EDMA方式通信接口的实现方法,以及DSP的仿真与引导过程。现阶段,该数据压缩机工程样机已完成方案阶段的联试实验,其硬件设计满足了大数据量的数据接口及实时压缩的要求,性能可靠。 相似文献
18.
介绍了TMS3 2 0VC3 3DSP实现异步串行通信接口的三种方法 :软件模拟实现、硬件实现、专用协议芯片实现。给出了具体实现的硬件接口和软件编程。在接口的第二种和第三种实现方法中 ,都使用了FPGA实现逻辑接口。 相似文献
19.
20.
为了适应新的数字信号处理技术的发展,采用FPGA实现技术设计了串行RapidIO高速串行传输接口,实现了DSP与FPGA之间、FPGA与FPGA之间的高速数据传输,详细介绍了本地端点设备访问和远端设备访问的时序设计过程。对RapidIO总线的性能指标进行了测试,试验表明,在1lane、全双工模式下,数据传输速率可达243MB/S,突破了以前DSP的外部接口总线的传输速度瓶颈。 相似文献